电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB1348M00DGR

产品描述LVPECL Output Clock Oscillator, 1348MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AB1348M00DGR概述

LVPECL Output Clock Oscillator, 1348MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB1348M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1348 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Xilinx的XPE功耗评估软件设置咨询
各位同学,刚刚入行FPGA领域。想咨询下Xilinx的XPE(Xilinx Power Estimator)的使用。 对于XPE中的BRAM、DSP、CLKMGR、Clock等都不知道如何设置。 SOS,必有重谢呀。 ...
卧龙生 FPGA/CPLD
Irom启动模式
最近在看裸机编程部分,一般是用SD卡测试裸机程序,看了几个程序,有汇编的,有C的,发现其中关于看门狗和堆栈(C)的问题各有说法,有的说不需要手动初始化堆栈和看门狗,有人说需要。通过查看 ......
zaijie1213 嵌入式系统
WINCE下的串口打开方式问题
在VC下打开串口这样就行了:CreateFile("COM1",....),而在EVC下为啥要这样:CreateFile(_T("COM1:"),....)? 我的疑问是:COM1后面为什么需要分号;?不要分号就不行?...
33love 嵌入式系统
changeDisplaySetting旋转屏幕,视频播放花屏?
在windows mobile6.5 下, 显示驱动用了DDraw, 如果正在播放视频时,调用ChangeDisplaySettingEx来旋转屏幕,视频播放花屏,别的运用都没问题。请问下是什么导致视频花屏的?在播放视频时调用Ch ......
jlt2007 嵌入式系统
以单片机为核心的电子密码锁
这个程序谁有帮忙一下...
欣欣已上线 单片机
初学ModelSimSE时被迷糊了几天的若干概念
186384 eeworldpostqq...
blink FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1875  662  6  1570  1445  33  40  1  48  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved