电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA40M0000DGR

产品描述LVPECL Output Clock Oscillator, 40MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA40M0000DGR概述

LVPECL Output Clock Oscillator, 40MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA40M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率40 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
新手刚刚学会Altium Designer ,请各位大神指教
刚刚学会AD,就画了一板子(没有技巧,就是把该连的先连了起来),但是我不知道怎样评判一个板子的好坏,所以有非常多的错误,谢谢各位大神指教:congratulate: ...
王一天 PCB设计
M3例程大全
本帖最后由 paulhyde 于 2014-9-15 03:13 编辑 M3的通用例子程序。要的都拿去 ...
subry 电子竞赛
MOTOROLA 32位单片机选型指南
M683XX系列单片机主要特性列表(一) 型号 工作频率(MHz) 功耗(W) 工作电压(V) I/O最大工作电压(V) 存储器控制 内部Flash 内部RAM DMA控制 A/D转换器 MC68302 25,33,20,16 0.468 3.3,5 5 - ......
rain 单片机
移动自主开发滴宽带如何捏
惊闻最近移动交话费送宽带那活动里附送的宽带是移动自家的啦,这么说移动也开始做固网宽带业务了?有人用过介个移动自己的宽带么,感觉好么,可靠么,价钱呢...
迷失的悟空 无线连接
晒用QT实现的---多功能Web查询系统
这是两年之前做了的一个多功能Web查询系统,现在想和大家一起来分享一下!说明一点,本人上传的代码提供“技术支持、免费服务”大家可以去看看代码或者运行一下。。。。还要很多地方需要改进, ......
37°男人 综合技术交流
高速(1M)脉冲信号幅值如何测量
请教各位大侠,怎么测量高速(1M)脉冲信号幅值呢?...
leizi 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 123  2736  640  749  1241  57  35  37  48  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved