电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V7319S133BC

产品描述HIGH-SPEED 3.3V 256K x 18 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE
文件大小620KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT70V7319S133BC概述

HIGH-SPEED 3.3V 256K x 18 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE

文档预览

下载PDF文档
HIGH-SPEED 3.3V 256K x 18
SYNCHRONOUS
BANK-SWITCHABLE
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
IDT70V7319S
256K x 18 Synchronous Bank-Switchable Dual-ported
SRAM Architecture
64 independent 4K x 18 banks
– 4 megabits of memory on chip
Bank access controlled via bank address pins
High-speed data access
– Commercial: 3.4ns (200MHz)/3.6ns (166MHz)/
4.2ns (133MHz) (max.)
– Industrial: 3.6ns (166MHz)/4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 5ns cycle time, 200MHz operation (14Gbps bandwidth)
– Fast 3.4ns clock to data out
– 1.5ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 200MHz
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
LVTTL- compatible, 3.3V (±150mV) power supply
for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 166MHz and 133MHz
Available in a 144-pin Thin Quad Flatpack (TQFP),
208-pin fine pitch Ball Grid Array (fpBGA), and 256-pin Ball
Grid Array (BGA)
Supports JTAG features compliant with IEEE 1149.1
Due
to limited pin count, JTAG is not supported on the
144-pin TQFP package.
Functional Block Diagram
PL/FT
L
OPT
L
CLK
L
ADS
L
CNTEN
L
REPEAT
L
R/W
L
CE
0L
CE
1L
UB
L
LB
L
OE
L
PL/FT
R
OPT
R
CLK
R
ADS
R
CNTEN
R
REPEAT
R
R/W
R
CE
0R
CE
1R
UB
R
LB
R
OE
R
CONTROL
LOGIC
MUX
4Kx18
MEMORY
ARRAY
(BANK 0)
MUX
CONTROL
LOGIC
I/O
0L-17L
I/O
CONTROL
MUX
4Kx18
MEMORY
ARRAY
(BANK 1)
MUX
I/O
CONTROL
I/O
0R-17R
A
11L
A
0L
BA
5L
BA
4L
BA
3L
BA
2L
BA
1L
BA
0L
ADDRESS
DECODE
ADDRESS
DECODE
A
11R
A
0R
BA
5R
BA
4R
BA
3R
BA
2R
BA
1R
BA
0R
BANK
DECODE
MUX
4Kx18
MEMORY
ARRAY
(BANK 63)
BANK
DECODE
NOTE:
1. The Bank-Switchable dual-port uses a true SRAM
core instead of the traditional dual-port SRAM core.
As a result, it has unique operating characteristics.
Please refer to the functional description on page 19
for details.
MUX
,
TDI
TDO
JTAG
TMS
TCK
TRST
5629 drw 01
DECEMBER 2002
1
DSC 5629/6
©2002 Integrated Device Technology, Inc.
[【HC32F460开发板测评】(第二篇)HC32F460单片机的三种低功耗模式测评
本帖最后由 梦溪开物 于 2021-5-10 13:14 编辑 一、引言 HC32F460系列产品主要特性中写道:CPU动态功耗80μA/MHz,Power down模式下功耗低至1.8μA,相对该款单片机的低功耗性能 ......
梦溪开物 国产芯片交流
TI高达1GHz且丰富的外设资源的Sitara处理器AM3352
随着终端设备数量的不断增加和大量数据交换需求的增长,对于数据集中器而言,在性能和接口方面将面临新的需求和挑战。因此, 为数据集中器选择核心处理器单元时,需考虑其支持各种通信接口, ......
Aguilera 微控制器 MCU
任志强称再不招聘清华毕业生因其“留不住”
当初“买”了5个清华大学生,但一个都没留住任志强:不招清华毕业生了华远地产董事长任志强经常语出惊人,被大家称为“任大炮”。前两天,“任大炮”又放炮了,他参加清华大学经济管理学院举办 ......
张无忌1987 工作这点儿事
MSP430F5529学习笔记2-ADC12
开发版型号:SEED—MSP430F5529A 开发工具 :CCS 5.4v 以下内容是CCS中ADC12操作的一些简单的demo,现整理如下: 有关MSP430F5529芯片ADC12相关资料,可参考《MSP430x5xx and MSP430x6xx F ......
qinkaiabc 微控制器 MCU
DAC
12位数模转换怎么写程序,DAC7811...
真菌拉拖鞋 单片机
如何采用c语言开发dsp嵌入式系统!
dsp可以兼容c和汇编编程,c的简单,汇编的高效执行速率,完美的结合,先说说c与dsp的吧! 本帖最后由 gaoxiao 于 2009-5-31 22:09 编辑 ]...
gaoxiao 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1724  94  2131  2195  438  23  15  4  51  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved