电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V658S10BCI

产品描述32K X 36 DUAL-PORT SRAM, 12 ns, PBGA256
产品类别存储   
文件大小317KB,共24页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT70V658S10BCI概述

32K X 36 DUAL-PORT SRAM, 12 ns, PBGA256

32K × 36 双端口静态随机存储器, 12 ns, PBGA256

IDT70V658S10BCI规格参数

参数名称属性值
功能数量1
端子数量256
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压3.45 V
最小供电/工作电压3.15 V
额定供电电压3.3 V
最大存取时间12 ns
加工封装描述17 X 17 MM, 1.40 MM HEIGHT, 1 MM PITCH, BGA-256
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸GRID ARRAY, LOW PROFILE
表面贴装Yes
端子形式BALL
端子间距1 mm
端子涂层TIN LEAD
端子位置BOTTOM
包装材料PLASTIC/EPOXY
温度等级INDUSTRIAL
内存宽度36
组织32K X 36
存储密度1.18E6 deg
操作模式ASYNCHRONOUS
位数32768 words
位数32K
内存IC类型DUAL-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
HIGH-SPEED 3.3V
IDT70V659/58/57S
128/64/32K x 36
ASYNCHRONOUS DUAL-PORT
STATIC RAM
Features
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12/15ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V659/58/57 easily expands data bus width to 72 bits
or more using the Master/Slave select when cascading
more than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 208-pin Plastic Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Functional Block Diagram
BE
3L
BE
2L
BE
1L
BE
0L
BE
3R
BE
2R
BE
1R
BE
0R
R/
W
L
CE
0L
CE
1L
B
E
0
L
B
E
1
L
B
E
2
L
B
E
3
L
BBBB
EEEE
3 2 10
RRRR
R/
W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout0-8_R
Dout9-17_L
Dout9-17_R
Dout18-26_L Dout18-26_R
Dout27-35_L Dout27-35_R
OE
R
128/64/32K x 36
MEMORY
ARRAY
I/O
0L-
I/O
35L
Di n_L
Di n_R
I/O
0R -
I/O
35R
A
16 L(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
16R(1)
A
0R
CE
0L
CE
1L
OE
L
R/W
L
BUSY
L(2,3)
SEM
L
INT
L(3)
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
R/W
R
CE
0R
CE
1R
M/S
BUSY
R(2,3)
SEM
R
INT
R(3)
TDI
TDO
JTAG
TMS
TCK
TRST
4869 drw 01
NOTES:
1. A
16
is a NC for IDT70V658. Also, Addresses A
16
and A
15
are NC's for IDT70V657.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
MARCH 2004
DSC-4869/5
1
©2004 Integrated Device Technology, Inc.
[活动] 有奖活动 | 聊一聊ESD的那些事
ESD(静电放电)对电子产品造成的破坏和损伤有突发性损伤和潜在性损伤两种 这两种损伤中,潜在性失效占据了90%,突发性失效只占10%。 也就是说90%的静电损伤是没办法检测到,只有到了用户手里 ......
EE大学堂 TI技术论坛
GD32307E-START开箱与板载资源测评
上周收到论坛的板子了,感谢EEWorld论坛与兆易创新提供的板子,本篇先进行开箱测评。 1 开箱 开箱就算了,快递送过来的包装实在是不堪入目,不过内部还是不错 502101502102正主驾到 ......
trucy 国产芯片交流
海思hi3531接摄像头做ipc会不会比hi3516好?
hi3531既可以编码也可以解码,而hi3516只能编码,编码的参数一样的;但是hi3531能同时支持4路1080p 30fps的h.264编码, 理论上可以一个soc接4个1080p的高清摄像头监控四个方位,而hi3516只能支 ......
oyhprince ARM技术
想学嵌入式!
想学嵌入式,各位给给建议?推荐几本好的书也行,另外我听说学习嵌入式要买板子,组建开发环境,是这样吗?...
redmonster 嵌入式系统
STM32 SPI2 读写W25X20的问题
本帖最后由 chenbingjy 于 2017-11-14 11:28 编辑 我用STM32F103C8T6读写W25X20,读取的ID老是0.原理图: 329901 329902 329901 329902程序:主函数: SPI_Flash_Init(); ......
chenbingjy stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 22  2541  306  2588  2028  40  10  54  52  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved