电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V657S15DRI

产品描述32K X 36 DUAL-PORT SRAM, 12 ns, PBGA256
产品类别存储   
文件大小317KB,共24页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT70V657S15DRI概述

32K X 36 DUAL-PORT SRAM, 12 ns, PBGA256

32K × 36 双端口静态随机存储器, 12 ns, PBGA256

IDT70V657S15DRI规格参数

参数名称属性值
功能数量1
端子数量256
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压3.45 V
最小供电/工作电压3.15 V
额定供电电压3.3 V
最大存取时间12 ns
加工封装描述17 X 17 MM, 1.40 MM HEIGHT, 1 MM PITCH, BGA-256
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸GRID ARRAY, LOW PROFILE
表面贴装Yes
端子形式BALL
端子间距1 mm
端子涂层TIN LEAD
端子位置BOTTOM
包装材料PLASTIC/EPOXY
温度等级INDUSTRIAL
内存宽度36
组织32K X 36
存储密度1.18E6 deg
操作模式ASYNCHRONOUS
位数32768 words
位数32K
内存IC类型DUAL-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
HIGH-SPEED 3.3V
IDT70V659/58/57S
128/64/32K x 36
ASYNCHRONOUS DUAL-PORT
STATIC RAM
Features
True Dual-Port memory cells which allow simultaneous
access of the same memory location
High-speed access
– Commercial: 10/12/15ns (max.)
– Industrial: 12/15ns (max.)
Dual chip enables allow for depth expansion without
external logic
IDT70V659/58/57 easily expands data bus width to 72 bits
or more using the Master/Slave select when cascading
more than one device
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
Supports JTAG features compliant to IEEE 1149.1
LVTTL-compatible, single 3.3V (±150mV) power supply for
core
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
Available in a 208-pin Plastic Quad Flatpack, 208-ball fine
pitch Ball Grid Array, and 256-ball Ball Grid Array
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Functional Block Diagram
BE
3L
BE
2L
BE
1L
BE
0L
BE
3R
BE
2R
BE
1R
BE
0R
R/
W
L
CE
0L
CE
1L
B
E
0
L
B
E
1
L
B
E
2
L
B
E
3
L
BBBB
EEEE
3 2 10
RRRR
R/
W
R
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout0-8_R
Dout9-17_L
Dout9-17_R
Dout18-26_L Dout18-26_R
Dout27-35_L Dout27-35_R
OE
R
128/64/32K x 36
MEMORY
ARRAY
I/O
0L-
I/O
35L
Di n_L
Di n_R
I/O
0R -
I/O
35R
A
16 L(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
16R(1)
A
0R
CE
0L
CE
1L
OE
L
R/W
L
BUSY
L(2,3)
SEM
L
INT
L(3)
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
R/W
R
CE
0R
CE
1R
M/S
BUSY
R(2,3)
SEM
R
INT
R(3)
TDI
TDO
JTAG
TMS
TCK
TRST
4869 drw 01
NOTES:
1. A
16
is a NC for IDT70V658. Also, Addresses A
16
and A
15
are NC's for IDT70V657.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3.
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
MARCH 2004
DSC-4869/5
1
©2004 Integrated Device Technology, Inc.
猜猜我这是要DIY什么?(答案揭晓)
本帖最后由 cruelfox 于 2017-10-6 16:33 编辑 更详细介绍参看新帖子 https://bbs.eeworld.com.cn/thread-567675-1-1.html 先上最上面的小家伙。 猜猜这次要DIY神马? 不要被图上的文字误 ......
cruelfox DIY/开源硬件专区
CCS的安装出现问题
如题,在安装CCS时,一直在下图所示的状态,持续时间一天了,有大神可以给解答一下吗? 468656 ...
sl_Zoe123 测评中心专版
CE下如何实现错误报告功能?
如题,我最近写了个程序(Windows Mobile上的)在模拟器上测试无任何问题,可是一拿到真机上就偶尔会出错,出错的原因是访问了未对齐的数据,我代码检查了好多遍也没发现哪错了。 我使用如下 ......
kentsky 嵌入式系统
单片机通过蓝牙与手机进行通信
我将单片机与蓝牙连接,与手机进行通信(蓝牙串口助手),单片机可以发送数据给手机,但手机发送不了数据给单片机,调试时,发现进不去UART接收中断,这是什么原因?急求指教!!! #include " ......
YIAH NXP MCU
关于AM335X系列的主频设置
各位有用过AM335X系列的芯片的么?请问这个芯片的主频只和VDD_MPU电压有关么?还是需要配置哪里的寄存器,小弟初学不是很理解,忘指教,谢谢...
wzc1984 DSP 与 ARM 处理器
【德州仪器视频】WEBENCH® 时钟架构:一个成功案例
本帖最后由 dontium 于 2015-1-23 11:12 编辑 v.youku./v_show/id_XNzEwOTY5ODky.htmlAlan 和 Jeramie 向您展示如何使用 WEBENCH 时钟架构工具在几分钟内就构建完成一个完整且优化的时钟树。WE ......
德州仪器_视频 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 427  1622  2555  2172  1144  55  1  43  46  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved