电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V5388S200BCI

产品描述64K X 18 FOUR-PORT SRAM, 3.2 ns, PBGA256
产品类别存储   
文件大小397KB,共29页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT70V5388S200BCI概述

64K X 18 FOUR-PORT SRAM, 3.2 ns, PBGA256

64K × 18 四端口 静态随机存储器, 3.2 ns, PBGA256

IDT70V5388S200BCI规格参数

参数名称属性值
功能数量1
端子数量256
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压3.45 V
最小供电/工作电压3.15 V
额定供电电压3.3 V
最大存取时间3.2 ns
加工封装描述17 X 17 MM, 1 MM PITCH, BGA-256
状态ACTIVE
包装形状SQUARE
包装尺寸GRID ARRAY, LOW PROFILE
表面贴装Yes
端子形式BALL
端子间距1 mm
端子涂层TIN LEAD
端子位置BOTTOM
包装材料PLASTIC/EPOXY
温度等级INDUSTRIAL
内存宽度18
组织64K X 18
存储密度1.18E6 deg
操作模式SYNCHRONOUS
位数65536 words
位数64K
内存IC类型FOUR-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
3.3V 64/32K X 18
SYNCHRONOUS
FOURPORT™ STATIC RAM
Features
IDT70V5388/78
True four-ported memory cells which allow simultaneous
access of the same memory location
Synchronous Pipelined device
– 64/32K x 18 organization
Pipelined output mode allows fast 200MHz operation
High Bandwidth up to 14 Gbps (200MHz x 18 bits wide x
4 ports)
LVTTL I/O interface
High-speed clock to data access 3.0ns (max.)
3.3V Low operating power
Interrupt flags for message passing
Width and depth expansion capabilities
Counter wrap-around control
– Internal mask register controls counter wrap-around
– Counter-Interrupt flags to indicate wrap-around
Counter readback on address lines
Mask register readback on address lines
Global Master reset for all ports
Dual Chip Enables on all ports for easy depth expansion
Separate upper-word and lower-word controls on all ports
272-BGA package (27mm x 27mm 1.27mm ball pitch) and
256-BGA package (17mm x 17mm 1.0mm ball pitch)
Commercial and Industrial temperature ranges
JTAG boundary scan
MBIST (Memory Built-In Self Test) controller
Port - 1 Logic Block Diagram
(2)
R/
W
P1
UB
P1
CE
0P1
CE
1P1
LB
P1
OE
P1
0
1
1 /0
I/O
9P1
- I/O
17P1
I/O
0P1
- I/O
8P1
Port 1
I/O
Control
TRST
TMS
TCK
TDI
CLKMBIST
JTAG
Controller
MBIST
TDO
Addr.
Read
Back
Port 1
Readback
Register
MRST
A
0P1
- A
15P1
(1)
CNTRD
P1
MKRD
P1
MKLD
P1
CNTINC
P1
CNTLD
P1
CNTRST
P1
CLK
P1
MRST
CNTINT
P1
Port 1
Mask
Register
Priority
Decision
Logic
Port 1
Counter/
Address
Register
Port 1
Address
Decode
64KX18
Memory
Array
,
R/
W
P1
CE
0P1
CE
1P1
CLK
P1
Port 1
Interrupt
Logic
INT
P1
MRST
NOTE:
1. A
15
x is a NC for IDT70V5378.
2. Port 2, Port 3, and Port 4 Logic Blocks are similar to Port 1 Logic Blocks.
5649 drw 01
AUGUST 2003
DSC-5649/3
1
©2003 Integrated Device Technology, Inc.
pcb模块复用
敢问在AO中pcb图如何进行模块复用,现在需要画两个布局布线完全一样的以太网收发原理图,具体怎么实施...
1352128849 PCB设计
2812供电时序
请教一下,如果不用TI的提供时序的芯片,如何为320F2812提供先1.8V,后3.3V的供电时序呢?能不能给个电路,谢谢!...
keli16 微控制器 MCU
allegro封装库文件怎么在DXP中使用?
自己想了个笨办法,建一个BRD文件,然后将想要的元件放置到文件中,然后用DXP打开这个文件,结果DXP显示不出来这个文件,谁能帮我啊?谢谢!! ...
srzm PCB设计
jrtplib 发送的数据好像收不到?
我使用2440+wince5与PC通过jrtplib通信,现在发现pc可以发送数据到网络,但是wince方面好像不行,抓包发现icmp:port unreachable, 是不是port被占用了呢?而且icmp、udp、tcp刚好是占用同一 ......
zsk001 嵌入式系统
采用LM5022设计一个升压型LED驱动器
173720 eeworldpostqq...
通通 模拟与混合信号
TMS320LF2407A矢量控制变频器的开发经验
TMS320LF2407A矢量控制变频器的开发经验...
安_然 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 887  687  1437  891  189  30  12  33  28  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved