电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FC1351M00DGR

产品描述LVDS Output Clock Oscillator, 1351MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FC1351M00DGR概述

LVDS Output Clock Oscillator, 1351MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FC1351M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1351 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【求助】MSP430的JTAG调试器能用在stm32上吗
如题所述,本人很菜...
krg_07 stm32/stm8
高薪诚聘实验室LIS开发人员
地点:大连 QQ:3551605...
xx_replayer 嵌入式系统
求助:DSP如何内存配置?
经过多方查找资料,发现要在simulation下仿真I/O,好像要进行内存配置,具体是用一个simuinit.cmd文件,文件内容大概如下:ma 0x0000,0, 0x0ffff,R|W|EXma 0x0000,1, 0x0ffff, R|W ma 0x0000,2, ......
ulysses1999 DSP 与 ARM 处理器
高速模拟电路设计技术-Section 4
高速模拟电路设计技术-Section 4 名??称:高速模拟电路设计技术-Section 4 授权方式: 仅供学习、研究使用,请勿用于商业用途 类??型:电路设计资料 软件评价: 大??小:343K ......
fighting 模拟与混合信号
MSP430单片机实例18-定时器A产生4路周期信号
一、任务要求 利用MSP30F247单片机作为控制器,使用定时器TA产生4路周期信号,周期分别为4S,2S,1S,0.25S,四路周期信号分别从P1.0,P1.1,P1.2,P1.3所对应的端口输出。 二、分析说明 ......
火辣西米秀 微控制器 MCU
谁有LPC1343借用或出售?
前几天 tiankai001告诉我说坛子里有个朋友要备战比赛,需要LPC1343的板子不知道哪位朋友愿意借用或者二手出售下 :)...
soso 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1462  846  2657  592  60  3  41  55  26  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved