电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70P35L25BFI

产品描述HIGH-SPEED 1.8V 8/4K x 18 DUAL-PORT, 8/4K x 16 DUAL-PORT STATIC RAM
文件大小294KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT70P35L25BFI概述

HIGH-SPEED 1.8V 8/4K x 18 DUAL-PORT, 8/4K x 16 DUAL-PORT STATIC RAM

文档预览

下载PDF文档
HIGH-SPEED 1.8V
8/4K x 18 DUAL-PORT
8/4K x 16 DUAL-PORT
STATIC RAM
Features
ADVANCED
IDT70P35/34L
IDT70P25/24L
True Dual-Ported memory cells which allow simultaneous
reads of the same memory location
High-speed access
IDT70P35/34L (IDT70P25/24L)
– Commercial: 20/25ns (max.)
– Industrial: 25ns (max.)
Low-power operation
IDT70P35/34L (IDT70P25/24L)
Active: 30.6mW (typ.)
Standby: 5.4mW (typ.)
Separate upper-byte and lower-byte control for multiplexed
bus compatibility
IDT70P35/34L (IDT70P25/24L) easily expands data bus
width to 36 bits (32 bits) or more using the Master/Slave
select when cascading more than one device
M/S = V
IH
for
BUSY
output flag on Master
M/S = V
IL
for
BUSY
input on Slave
BUSY
and Interrupt Flag
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Fully asynchronous operation from either port
LVTTL-compatible, single 1.8V (±100mV) power supply
Available in a 100-pin Thin Quad Flatpack (TQFP) package,
100-pin 0.8mm pitch Ball Grid Array (fpBGA), and 100-pin
0.5mm pitch BGA (fpBGA)
Industrial temperature range (-40°C to +85°C) is available
for selected speeds
Functional Block Diagram
R/W
L
UB
L
R/W
R
UB
R
LB
CE
L
L
OE
L
LB
R
CE
R
OE
R
,
I/O
9L
-I/O
17L
(5)
I/O
0L
-I/O
8L
(4)
BUSY
L
A
12L
(1)
A
0L
(2,3)
I/O
9R
-I/O
17R
(5)
I/O
Control
I/O
Control
I/O
0R
-I/O
8R
(4)
BUSY
R
(2,3)
Address
Decoder
13
MEMORY
ARRAY
13
Address
Decoder
A
12R
(1)
A
0R
CE
L
OE
L
R/W
L
SEM
L
(3)
INT
L
NOTES:
1. A
12
is a NC for IDT70P34 and IDT70P24.
2. (MASTER):
BUSY
is output; (SLAVE):
BUSY
is input.
3.
BUSY
outputs and
INT
outputs are non-tri-stated push-pull.
4. I/O
0
x - I/O
7
x for IDT70P25/24.
5. I/O
8
x - I/O
15
x for IDT70P25/24.
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/W
R
SEM
R
INT
R
(3)
5683 drw 01
M/S
FEBRUARY 2004
1
DSC-5683/2
©2004 Integrated Device Technology, Inc.
关于GPS接收程序中信息识别的设计方法
我本科毕业设计做GPS接收系统,现在该做$GPGGA、$GPRMC识别那部分了,因为GPS信息是信息流,不是事先存好的,编个子函数,有很多参数要传递,很麻烦,还有很多问题感觉不好解决,怎么识别这几个 ......
starben 嵌入式系统
Altium Designer画图规范之Layer的使用
作者:彩炼修改时间:2020-04-28 PS:参考了网上的贴子和嘉立创的标准。 Altiium Designer画图中常见Layer的含义 Signal Layer(信号层):主要用于放置元件和走线。它包括: ......
shine9547788 PCB设计
EEWORLD大学堂----TI精密实验室?-? ADC:9.7?高速数据转换器信号处理:真实和复杂的调制
TI精密实验室?-? ADC:9.7?高速数据转换器信号处理:真实和复杂的调制:https://training.eeworld.com.cn/course/5171...
hi5 模拟电子
IAR 6.40.5 RT-THREAD debug问题。请指教
跑例程的时候遇到这个问题,本人新手,百思无解,请各位帮忙解决下这个问题。...
foreverman DIY/开源硬件专区
MSP430 launchpad安装驱动失败解决方法
本帖最后由 slowpoke 于 2014-9-19 17:13 编辑 win7-64位下,launchpad所用编译器一直是CCS,能够顺利安装驱动,烧写程序。但是由于清理电脑,不知道把何时安装的IAR给删掉了,与此同时,导 ......
slowpoke 微控制器 MCU
GBT 18488.1-2006电动汽车用电机及其控制器 第1部分:技术条件
GBT 18488.1-2006电动汽车用电机及其控制器 第1部分:技术条件...
安_然 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2708  1751  1515  2830  2259  16  23  58  25  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved