电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7024S25FB

产品描述4K X 16 DUAL-PORT SRAM, 20 ns, CPGA84
产品类别存储   
文件大小232KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT7024S25FB概述

4K X 16 DUAL-PORT SRAM, 20 ns, CPGA84

4K × 16 双端口静态随机存储器, 20 ns, CPGA84

IDT7024S25FB规格参数

参数名称属性值
功能数量1
端子数量84
最大工作温度125 Cel
最小工作温度-55 Cel
最大供电/工作电压5.5 V
最小供电/工作电压4.5 V
额定供电电压5 V
最大存取时间20 ns
加工封装描述CERAMIC, PGA-84
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸GRID ARRAY
端子形式PIN/PEG
端子间距2.54 mm
端子涂层TIN LEAD
端子位置PERPENDICULAR
包装材料CERAMIC, METAL-SEALED COFIRED
温度等级MILITARY
内存宽度16
组织4K X 16
存储密度65536 deg
操作模式ASYNCHRONOUS
位数4096 words
位数4K
内存IC类型DUAL-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
HIGH-SPEED
4K x 16 DUAL-PORT
STATIC RAM
Integrated Device Technology, Inc.
IDT7024S/L
FEATURES:
• True Dual-Ported memory cells which allow simulta-
neous access of the same memory location
• High-speed access
— Military: 20/25/35/55/70ns (max.)
— Commercial: 15/17/20/25/35/55ns (max.)
• Low-power operation
— IDT7024S
Active: 750mW (typ.)
Standby: 5mW (typ.)
— IDT7024L
Active: 750mW (typ.)
Standby: 1mW (typ.)
• Separate upper-byte and lower-byte control for
multiplexed bus compatibility
• IDT7024 easily expands data bus width to 32 bits or
more using the Master/Slave select when cascading
more than one device
M/
S
= H for
BUSY
output flag on Master
M/
S
= L for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Devices are capable of withstanding greater than 2001V
electrostatic discharge.
Fully asynchronous operation from either port
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 84-pin PGA, 84-pin quad flatpack, 84-pin
PLCC, and 100-pin Thin Quad Plastic Flatpack
Industrial temperature range (–40°C to +85°C) is avail-
able, tested to military electrical specifications
FUNCTIONAL BLOCK DIAGRAM
R/
W
L
UB
L
R/
W
R
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I/O
8L
-I/O
15L
I/O
Control
I/O
0L
-I/O
7L
I/O
Control
I/O
8R
-I/O
15R
I/O
0R
-I/O
7R
BUSY
L
(1,2)
BUSY
R(1,2)
Address
Decoder
12
A
11L
A
0L
MEMORY
ARRAY
12
Address
Decoder
A
11R
A
0R
NOTES:
1. (MASTER):
BUSY
is output;
(SLAVE):
BUSY
is input.
2.
BUSY
outputs
and
INT
outputs
are non-tri-stated
push-pull.
CE
L
OE
L
R/
W
L
SEM
L
(2)
INT
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/
W
R
SEM
R
INT
R(2)
2740 drw 01
M/
S
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1996 Integrated Device Technology, Inc.
For latest information contact IDT’s web site at www.idt.com or fax-on-demand at 408-492-8391.
OCTOBER 1996
DSC-2740/6
6.15
1
Spartan3E无法从flash中配置数据的解决!
遇到过这样的情况,可以用JTAG下载到FPGA,下载到flash,但是不能上电后从flash中把配置数据导入FPGA。 我查了很久,发现是晶振没有起振! 有可能会问,晶振没有起振怎么把数据下载到FPGA或 ......
cdy200824 FPGA/CPLD
max680电容这两种接法有什么区别
如红色那谢谢 ...
cgu 模拟与混合信号
IAR MSP430 6.3 比 IARMSP4305.3 改进了什么?
6.3比5.3 改进什么功能? 1、Static Analysis 2、TI ULP Advisor 还有什么功能,大家补充下。 ...
newnew0601 微控制器 MCU
Flash读写问题
小弟刚入门,向各位请教一个关于Flash的读写问题 在ADuc702x中,Flash是统一编址的,直接使用ARM指令就可以读Flash的数据,能不能直接使用arm指令直接写Flash?好像是不能吧,需要写入Flash寄 ......
fenglangxing 嵌入式系统
单片机与触摸芯片的iic通信问题
通过基于C8051F的SMBus串行通信实现单片机与触摸芯片的通信,单片机是主机,芯片是从机,为什么在触屏的时候主机这边复位会造成触摸没有反应,出不了坐标,但是spi通信就不存在这样的问题,请各 ......
gfdsgdfg 嵌入式系统
DC的版本和formal工具的版本对应问题影响比较结果
据我所见,从DC0607包括08的版本综合出来的网表进行rtl2netlist的比较,如果用lec5.x或者fm0809都是没有问题的,其中lec由于没有svf的帮助,在进行乘法器的比较上很难。但是如果用design ware的 ......
eeleader-mcu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 743  715  2575  2026  283  42  36  40  2  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved