电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7025L17FB

产品描述8K X 16 DUAL-PORT SRAM, 25 ns, CPGA84
产品类别存储   
文件大小233KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT7025L17FB概述

8K X 16 DUAL-PORT SRAM, 25 ns, CPGA84

8K × 16 双端口静态随机存储器, 25 ns, CPGA84

IDT7025L17FB规格参数

参数名称属性值
功能数量1
端子数量84
最大工作温度125 Cel
最小工作温度-55 Cel
最大供电/工作电压5.5 V
最小供电/工作电压4.5 V
额定供电电压5 V
最大存取时间25 ns
加工封装描述CERAMIC, PGA-84
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸GRID ARRAY
端子形式PIN/PEG
端子间距2.54 mm
端子涂层TIN LEAD
端子位置PERPENDICULAR
包装材料CERAMIC, METAL-SEALED COFIRED
温度等级MILITARY
内存宽度16
组织8K X 16
存储密度131072 deg
操作模式ASYNCHRONOUS
位数8192 words
位数8K
内存IC类型DUAL-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
HIGH-SPEED
8K x 16 DUAL-PORT
STATIC RAM
Integrated Device Technology, Inc.
IDT7025S/L
FEATURES:
• True Dual-Ported memory cells which allow simulta-
neous access of the same memory location
• High-speed access
— Military: 20/25/35/55/70ns (max.)
— Commercial: 15/17/20/25/35/55ns (max.)
• Low-power operation
— IDT7025S
Active: 750mW (typ.)
Standby: 5mW (typ.)
— IDT7025L
Active: 750mW (typ.)
Standby: 1mW (typ.)
• Separate upper-byte and lower-byte control for
multiplexed bus compatibility
• IDT7025 easily expands data bus width to 32 bits or
more using the Master/Slave select when cascading
more than one device
M/
S
= H for
BUSY
output flag on Master
M/
S
= L for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Devices are capable of withstanding greater than 2001V
electrostatic discharge
Fully asynchronous operation from either port
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 84-pin PGA, 84-pin quad flatpack, 84-pin
PLCC, and 100-pin Thin Quad Plastic Flatpack
Industrial temperature range (–40°C to +85°C) is avail-
able, tested to military electrical specifications
FUNCTIONAL BLOCK DIAGRAM
R/
W
L
R/
W
R
UB
L
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I/O
8L
-I/O
15L
I/O
Control
I/O
0L
-I/O
7L
I/O
Control
I/O
8R
-I/O
15R
I/O
0R
-I/O
7R
BUSY
(1,2)
L
BUSY
R
Address
Decoder
13
(1,2)
A
12L
A
0L
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
NOTES:
1. (MASTER):
BUSY
is output;
(SLAVE):
BUSY
is input.
2.
BUSY
outputs
and
INT
outputs
are non-tri-stated
push-pull.
CE
L
OE
L
R/
W
L
SEM
L
(2)
INT
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/
W
R
SEM
R
INT
R(2)
2683 drw 01
M/
S
The IDT logo is a registered trademark of Integrated Device Technology Inc.
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1996 Integrated Device Technology, Inc.
For latest information contact IDT’s web site at www.idt.com or fax-on-demand at 408-492-8391.
OCTOBER 1996
DSC 2683/6
6.16
1
红外遥控在汽车中的应用
摘要:简单地介绍了红外线遥控发射、接收系统的原理,给出用89C2051作为遥控接收系统解码器的一种巧妙实现方法,以及完整的51汇编程序代码。包括发射、接收的原理图及其编程的主程序、串行口的 ......
frozenviolet 汽车电子
无线通讯系统频率合成器结构设计综述
摘 要: 在介绍无线通讯领域频率合成器主要设计指标的基础上,针对不同的设计指标,比较和分析了各种频率合成器的结构设计;详细地介绍了现在被广泛研究的小数型频率合成器和消除小数杂散的各种方法 ......
JasonYoo 无线连接
基于DSP技术的MP3播放器的研究与设计
各位高手给点建议,先在这里说谢谢了、...
646322543 DSP 与 ARM 处理器
菜鸟求助
请问哪位大侠知道后半段程序有问题吗?用Proteus仿真按键k3不起作用 K1 BIT P2.0 K2 BIT P2.1 K3 BIT P2.2 ORG 0030H MAIN:MOV R0,#0 MOV P1,#0 ......
putao 51单片机
CPU的主频 == 性能么?
浅谈CPU的执行效率与内部的执行管道流水线 原创作者:上海 姚臻 为什么实际频率只有1.8G的AMD 2500+处理器运行速度比实际频率2.4G的P4-2.4B还快?为什么采用0.13微米制程的Tulatin核心的 ......
jackping025 嵌入式系统
CES:Palm销售首款装Windows系统智能手机
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 1月6日消息,Palm在拉斯维加斯举行的消费电子展会上宣布,从本周四开始,第一款采用Windows操作系统的Palm Treo智能手机将向美国无线运营 ......
aifang 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 527  812  621  2484  2493  3  10  15  5  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved