电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7025L15FB

产品描述8K X 16 DUAL-PORT SRAM, 25 ns, CPGA84
产品类别存储   
文件大小233KB,共20页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT7025L15FB概述

8K X 16 DUAL-PORT SRAM, 25 ns, CPGA84

8K × 16 双端口静态随机存储器, 25 ns, CPGA84

IDT7025L15FB规格参数

参数名称属性值
功能数量1
端子数量84
最大工作温度125 Cel
最小工作温度-55 Cel
最大供电/工作电压5.5 V
最小供电/工作电压4.5 V
额定供电电压5 V
最大存取时间25 ns
加工封装描述CERAMIC, PGA-84
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸GRID ARRAY
端子形式PIN/PEG
端子间距2.54 mm
端子涂层TIN LEAD
端子位置PERPENDICULAR
包装材料CERAMIC, METAL-SEALED COFIRED
温度等级MILITARY
内存宽度16
组织8K X 16
存储密度131072 deg
操作模式ASYNCHRONOUS
位数8192 words
位数8K
内存IC类型DUAL-PORT SRAM
串行并行PARALLEL

文档预览

下载PDF文档
HIGH-SPEED
8K x 16 DUAL-PORT
STATIC RAM
Integrated Device Technology, Inc.
IDT7025S/L
FEATURES:
• True Dual-Ported memory cells which allow simulta-
neous access of the same memory location
• High-speed access
— Military: 20/25/35/55/70ns (max.)
— Commercial: 15/17/20/25/35/55ns (max.)
• Low-power operation
— IDT7025S
Active: 750mW (typ.)
Standby: 5mW (typ.)
— IDT7025L
Active: 750mW (typ.)
Standby: 1mW (typ.)
• Separate upper-byte and lower-byte control for
multiplexed bus compatibility
• IDT7025 easily expands data bus width to 32 bits or
more using the Master/Slave select when cascading
more than one device
M/
S
= H for
BUSY
output flag on Master
M/
S
= L for
BUSY
input on Slave
Busy and Interrupt Flags
On-chip port arbitration logic
Full on-chip hardware support of semaphore signaling
between ports
Devices are capable of withstanding greater than 2001V
electrostatic discharge
Fully asynchronous operation from either port
Battery backup operation—2V data retention
TTL-compatible, single 5V (±10%) power supply
Available in 84-pin PGA, 84-pin quad flatpack, 84-pin
PLCC, and 100-pin Thin Quad Plastic Flatpack
Industrial temperature range (–40°C to +85°C) is avail-
able, tested to military electrical specifications
FUNCTIONAL BLOCK DIAGRAM
R/
W
L
R/
W
R
UB
L
UB
R
LB
L
CE
L
OE
L
LB
R
CE
R
OE
R
I/O
8L
-I/O
15L
I/O
Control
I/O
0L
-I/O
7L
I/O
Control
I/O
8R
-I/O
15R
I/O
0R
-I/O
7R
BUSY
(1,2)
L
BUSY
R
Address
Decoder
13
(1,2)
A
12L
A
0L
MEMORY
ARRAY
13
Address
Decoder
A
12R
A
0R
NOTES:
1. (MASTER):
BUSY
is output;
(SLAVE):
BUSY
is input.
2.
BUSY
outputs
and
INT
outputs
are non-tri-stated
push-pull.
CE
L
OE
L
R/
W
L
SEM
L
(2)
INT
L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
CE
R
OE
R
R/
W
R
SEM
R
INT
R(2)
2683 drw 01
M/
S
The IDT logo is a registered trademark of Integrated Device Technology Inc.
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1996 Integrated Device Technology, Inc.
For latest information contact IDT’s web site at www.idt.com or fax-on-demand at 408-492-8391.
OCTOBER 1996
DSC 2683/6
6.16
1

推荐资源

北大Verilog课件
数字集成电路设计入门 --从HDL到版图 于敦山 北大微电子学系 ?介绍Verilog HDL,内容包括: –Verilog应用 –Verilog语言的构成元素 –结构级描述及仿真 –行为级描述及仿真 –延时的 ......
lixiaohai8211 模拟电子
[F7设计小分队征集中] 【F7开发板英雄帖】---会思考的智能家居(深圳站)
本帖最后由 molin2050 于 2015-8-18 13:58 编辑 ...
molin2050 stm32/stm8
求男生今天心里的阴影面积
:Sad:话不多说,你懂的 今天你们公司的女神下午是不是都走啦,瞬间感觉半边天都是男生啊{:1_145:},虐男节啊 ...
nmg 聊聊、笑笑、闹闹
【是德科技感恩月征文】减少示波器幅度测量误差的小经验
【是德科技感恩月征文】减少示波器幅度测量误差的小经验我们在测量过程中会遇到一些让我们有点想不通的现象,就是利用示波器测量信号发生器产生信号的峰值,结果有些不一致,而且结果通常偏大。 ......
qditz 测试/测量
FPGA/CPLD工程师—高级培训班
FPGA/CPLD工程师—高级培训班 >>> 课程目标 通过本期培训使学员不但能够精通FPGA/CPLD软硬件设计,精通基于实时通信系统的流水线设计、乒乓操作设计等重要设计方法和技巧,而且能够掌握 ......
zhangzhen 嵌入式系统
历年电赛资料
1.2003年全国大学生电子设计竞赛获奖作品汇编 (网盘下载地址:http://pan.baidu.com/s/1bn10uq7) 2.2005年全国大学生电子设计竞赛获奖作品汇编 (网盘下 ......
风起时想你i 电源技术

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2168  2576  1296  122  2017  44  52  27  3  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved