电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACGA44.736/16.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACGA44.736/16.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACGA44.736/16.000规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明PACKAGE-16
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
脉冲编码设计(PCM编码设计)
通过设计一个FSK数字调制器系统,使学生对通信原理理论知识在生产实际中的应用有一个初步的认识,通过设计使学生对通信原理所学的理论知识进一步加深理解。加深学生对所学的理论知识与实际的应 ......
夏末渡伊 模拟电子
求助:关于uc /osii中信号量使用的理解困惑
在周立功的一本书上看到如下的程序(节选) TASK0() { .......... while() { OSSemPend(Dispem,0,&err);//等待信号量 UART0_SendStr(str0); OSTimeDly(1); err = OSSemPost(D ......
WTOAK33 嵌入式系统
MSP430和ARM比较,各有什么优势?
rt...
bluemaple 微控制器 MCU
初学者关于AVR问题
我在做AVR的ADC实验,将被测的电压接PA0,可为什么PA0脚在程序全速运行时用电压表测出电压和被测电压实际值不一样,一直是4V左右,而复位到程序开头还没运行,电压就正确了?...
QQ837477829 嵌入式系统
使用ST-LINK2经过反复调试,发现一个问题
IARDEBUG快捷键:StepIntoF11StepOverF10使用IAR422A+ST-LINK2,有时候发现debug时不能执行stepinto命令了,按F11和按F10完全一样调用一个函数一步就执行过去了,我甚至怀疑过是不是键盘内 ......
540227699 stm32/stm8
变压器怎么选?
在做一个反激式的隔离电源,输入38V,输出12~15V@3A,打算用凌特的LTC3748,这样的电源应该选择什么样的变压器参数比较合适,望大神指教!...
zhoutialing 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 773  1411  2370  1701  1983  58  39  44  16  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved