电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V67703S85BQGI

产品描述Cache SRAM, 256KX36, 8.5ns, CMOS, PBGA165, 13 X 15 MM, FBGA-165
产品类别存储    存储   
文件大小511KB,共23页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71V67703S85BQGI概述

Cache SRAM, 256KX36, 8.5ns, CMOS, PBGA165, 13 X 15 MM, FBGA-165

IDT71V67703S85BQGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明TBGA,
针数165
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间8.5 ns
其他特性FLOW-THROUGH ARCHITECTURE
JESD-30 代码R-PBGA-B165
JESD-609代码e1
长度15 mm
内存密度9437184 bit
内存集成电路类型CACHE SRAM
内存宽度36
湿度敏感等级3
功能数量1
端子数量165
字数262144 words
字数代码256000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织256KX36
封装主体材料PLASTIC/EPOXY
封装代码TBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
宽度13 mm
Base Number Matches1

文档预览

下载PDF文档
256K X 36, 512K X 18
IDT71V67703
3.3V Synchronous SRAMs
IDT71V67903
3.3V I/O, Burst Counter
Flow-Through Outputs, Single Cycle Deselect
Features
x
x
x
x
x
x
x
x
256K x 36, 512K x 18 memory configurations
Supports fast access times:
– 7.5ns up to 117MHz clock frequency
– 8.0ns up to 100MHz clock frequency
– 8.5ns up to 87MHz clock frequency
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW byte write
GW),
GW
enable (BWE and byte writes (BW
BWE),
BWx)
BWE
BW
3.3V core power supply
Power down controlled by ZZ input
3.3V I/O supply (V
DDQ
)
Packaged in a JEDEC Standard 100-pin thin plastic quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch ball
grid array (fBGA).
Description
The IDT71V67703/7903 are high-speed SRAMs organized as
256K x 36/512K x 18. The IDT71V67703/7903 SRAMs contain write,
data, address and control registers. There are no registers in the data
output path (flow-through architecture). Internal logic allows the SRAM to
generate a self-timed write based upon a decision which can be left until
the end of the write cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V67703/7903 can provide four cycles of
data for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will flow-through from the
array after a clock-to-data access time delay from the rising clock edge of
the same cycle. If burst mode operation is selected (ADV=LOW), the
subsequent three cycles of output data will be available to the user on the
next three rising clock edges. The order of these three addresses are
defined by the internal burst counter and the
LBO
input pin.
The IDT71V67703/7903 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm
100-pin thin plastic quad flatpack (TQFP) as well as a 119 ball grid array
(BGA) and a 165 fine pitch ball grid array (fBGA).
Pin Description Summary
A
0
-A
18
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Asynchronous
Synchronous
N/A
N/A
5309 tbl 01
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V67903.
FEBRUARY 2009
1
©2002 Integrated Device Technology, Inc.
DECEMBER 2003
DSC-5309/05
相亲饭局,一定得男士掏腰包吗?
约在一间不错的餐厅或咖啡厅见面,似乎是相亲男女们比较青睐的选择。 但在日趋“现实”的今天,有个话题就值得讨论了:相亲的这场饭局,一定得男士掏腰包吗? 况且相亲的结果也分为很多种:铁 ......
银座水王 聊聊、笑笑、闹闹
怎样让应用程序的界面显示在指定的显卡上?
现在机器上接有显卡两张, 一张是本来的显卡,显示了Windows XP的操作界面, 另一张显卡可以读写其显存让其显示, 如将图片直接写入显存则连接该显卡的显示器上就可以显示该图片. 现在的问题是有一 ......
rainword 嵌入式系统
SIEMENS 西门子LOGO!230RC手册
LOGO! 手册提供您关于建立线路程序,安装和使用LOGO! OBA5 新系列及其扩展模块,以及和其早先的产品OBA0-OBA4 型号的兼容性等信息(OBAX是订货号的最后4个字符,用于区别产品系列)。...
ykcx521 工业自动化与控制
提问+sensor DIY你们的手机端准备怎么办
你们的手机端准备怎么办?还是用别的东西来替代,如何来完成这次DIY, 硬件部分大家还是很熟悉的,但是软件部分怎么办呢?求广大群众智慧...
Sur 无线连接
电路识图15-直流稳压电源电路原理分析
本帖最后由 tiankai001 于 2018-2-11 15:08 编辑 一、并联型直流稳压电源工作原理:下图所示为并联型直流稳压电源电路。220V电压经变压器降压、全波桥式整流、电容滤波后,由稳压二极管稳压 ......
tiankai001 综合技术交流
android手机进入工程检测模式的方法,为什么我的手机不行呢?
android手机进入工程检测模式的方法 标签: 杂谈分类: 炼金研究栋 *#*#4636#*#* 显示手机信息、电池信息、电池记录、使用统计数据、WiFi信息 *#*#7780#*#* 重设为原厂设定,不 ......
Wince.Android 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1214  1550  2620  103  2896  25  32  53  3  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved