电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC411M000DGR

产品描述LVDS Output Clock Oscillator, 411MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FC411M000DGR概述

LVDS Output Clock Oscillator, 411MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC411M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率411 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CC2650共学活动入围名单!
活动详情:>>EEworld&TI 喊你来玩ble+zigbee+6lowpan!有芯片和PCB送! 感谢大家的热情参与,但考虑到活动规模受限以及无线设计的复杂性,我们只能忍痛割爱,选择提交信息最详细,有一定无线 ......
soso 无线连接
大家帮忙看一下,NE5532单电源电路
本帖最后由 冷冷阿 于 2017-4-5 15:09 编辑 293520293521这是我采用网上的2个单电源供电电路(都是将参考电压由地提到6v)。有几个问题要请教大家:1.那个47k的电阻(连接电源+12v与3号引脚 ......
冷冷阿 电源技术
ZigBee模块固件下载技术
最近在研究ZigBee技术,用的是REXENSE瑞瀛的ZigBee模块。找到一款瑞瀛的脱机固件下载板,无需连接电脑,只需通上电源就可以对模块进行大规模脱机下载,也可用于开发调试或批量组网测 试,是可以 ......
Maggic_Z 无线连接
TMS320C6748开发板使用手册
TMS320C6748开发板使用手册 355810 ...
Jacktang DSP 与 ARM 处理器
生活的电路等效分析[转]
前言:电路博大精深,生活更是深奥曼妙,下面的这些文字只不过是本人平时的一点小体会而已,起个抛砖引玉的作用,欢迎大家在回复中补充自己的看法,让我们分享成长的印痕—— 正文:   ......
wanggq FPGA/CPLD
今天就是双11了,你抢货了吗??别忘了来参加我们的晒货活动哦!
双11又来了~~今天就是正日子了,小伙伴们抢货了吗???管仔表示今年我真的忍住了,是这么些年以来花销最少的一年双11,不过七七八八还是花了3000多大洋。不过我自认花的少了。看我买了些啥。 ......
okhxyyo 测评中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2039  884  2807  128  1008  28  44  48  22  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved