电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA439M000DG

产品描述LVPECL Output Clock Oscillator, 439MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531MA439M000DG概述

LVPECL Output Clock Oscillator, 439MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA439M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率439 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Capacitors and inductors
563409 563410 ...
btty038 无线连接
请关注我的下载中心
希望大家关注我的下载中心,资料陆续上传,希望有你需要的。 资料下载积分是意思性的1-2个积分。呵呵 先上资料的文件夹(见图),呵呵 113173 【凌力尔特模拟大师】 113172 希望大家关注 ......
chen8710 下载中心专版
这样的arm板可以装arm linux系统吗??
板子制的外设不多 只有arm926 cpu (pinpad),一64M nandflash,一个128K的CMOS STATIC RAM ,lcd,key, 就这么简单 没有其他ram 其实就是个pinpad,但是想装一个arm linux系统的话 可 ......
chely Linux开发
proteus的烦人问题,有待高手解决~
我以前安装过一次proteus7.2sp2,由于很久没有使用,我把他卸了 但是现在又想用 于是安装,安装好后,加载了MAXIM_LICENCE.lxk 文件(破解用的) 但是每次打开isis时提示我证书失效? 于是 ......
ft1826119 嵌入式系统
【转】 数字信号处理 教案 ---- 5、时域离散系统的基本网络结构
第五章 时域离散系统的基本网络结构 5.1 引言一般时域离散系统或网络可以用差分方程、单位脉冲响应以及系统函数进行描述。y(n)=http://wlsyzx.yzu.edu.cn/kcwz/szxhcl/kechenneirong/jiaoan/ ......
dontium DSP 与 ARM 处理器
6264 扩展问题
;想要实现6264扩展时写内容并把与要写的内容不同的最后一个写地址记录下来。 ORG 0030H MOV R2, #0FFH ......
feivy88 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1769  1281  1365  242  2383  14  19  9  57  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved