电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB100M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UB100M000DGR概述

CMOS/TTL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB100M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
读取触摸屏驱动的状态及数据
触摸屏驱动读取了触摸位置、压力等,那么应用程序如何读取触摸屏驱动的数据呢?谢谢!...
joemeng 嵌入式系统
关于设计减法器
新手学习 矩阵键盘+数码管组成一个简单的计算器 求程序 学习下...
ap1990 FPGA/CPLD
关于 hw_memmap.h的一点小疑问
#define FLASH_BASE 0x00000000 // FLASH memory#define SRAM_BASE 0x20000000 // SRAM memory#define WATCHDOG0_BASE 0x40000000 // Watchdog0#define WATCHDOG1_BASE 0x ......
academic 微控制器 MCU
怎样做好LED照明设计?
一、LED的出现打破了传统光源的设计方法与思路,目前有两种最新的设计理念。1.情景照明:是2008年由飞利浦提出的情景照明,以环境的需求来设计灯具.情景照明以场所为出发点,旨在营造一种漂亮、 ......
qwqwqw2088 LED专区
cpu加电要运行的代码需要存储在rom中,但rom加电就可读写吗
我发现一个矛盾,cpu加电要运行的代码需要存储在rom中,而一般rom的读写都需要cpu初始化, rom可以是nor flash或eeprom, flash肯定是要设置才能用的吧, eeprom也要配置i2c才能用,想不明白...
0442323 嵌入式系统
DE1-SoC中arm核CPU的时钟频率
开发板:友晶DE1-SoC,主芯片:Cyclone V 开发板上arm核的CPU时钟时多少?? ...
全部都是泡馍 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 944  2824  643  101  200  59  2  52  50  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved