电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962G9655701VCA

产品描述ACT SERIES, 8-BIT RIGHT SERIAL IN PARALLEL OUT SHIFT REGISTER, TRUE OUTPUT, CDIP14, CERAMIC, SIDE BRAZED, DIP-14
产品类别逻辑    逻辑   
文件大小240KB,共10页
制造商Cobham Semiconductor Solutions
下载文档 详细参数 全文预览

5962G9655701VCA概述

ACT SERIES, 8-BIT RIGHT SERIAL IN PARALLEL OUT SHIFT REGISTER, TRUE OUTPUT, CDIP14, CERAMIC, SIDE BRAZED, DIP-14

5962G9655701VCA规格参数

参数名称属性值
零件包装代码DIP
包装说明DIP,
针数14
Reach Compliance Codeunknown
ECCN代码3A001.A.1.A
计数方向RIGHT
系列ACT
JESD-30 代码R-CDIP-T14
逻辑集成电路类型SERIAL IN PARALLEL OUT
位数8
功能数量1
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
输出极性TRUE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)21 ns
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
总剂量500k Rad(Si) V
触发器类型POSITIVE EDGE
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT54ACS164/UT54ACTS164
8-Bit Shift Registers
Datasheet
November 2010
www.aeroflex.com/logic
FEATURES
AND-gated (enable/disable) serial inputs
Fully buffered clock and serial inputs
Direct clear
1.2μ
CMOS
- Latchup immune
High speed
Low power consumption
Single 5 volt supply
Available QML Q or V processes
Flexible package
- 14-pin DIP
- 14-lead flatpack
UT54ACS164 - SMD 5962-96556
UT54ACTS164 - SMD 5962-96557
DESCRIPTION
PINOUTS
14-Pin DIP
Top View
A
B
Q
A
Q
B
Q
C
Q
D
V
SS
1
2
3
4
5
6
7
14
13
12
11
10
9
8
V
DD
Q
H
Q
G
Q
F
Q
E
CLR
CLK
14-Lead Flatpack
Top View
A
1
2
3
4
5
6
7
14
13
12
11
10
9
8
The UT54ACS164 and the UT54ACTS164 are 8-bit shift reg-
isters which feature AND-gated serial inputs and an asynchro-
nous clear. The gated serial inputs (A and B) permit complete
control over incoming data. A low at either input inhibits entry
of new data and resets the first flip-flop to the low level at the
next clock pulse. A high-level at both serial inputs sets the first
flip-flop to the high level at the next clock pulse. Data at the
serial inputs may be changed while the clock is high or low,
providing the minimum setup time requirements are met. Clock-
ing occurs on the low-to-high-level transition of the clock input.
The devices are characterized over full military temperature
range of -55°C to +125°C.
FUNCTION TABLE
INPUTS
CLR
L
H
H
H
H
CLK
X
L
A
X
X
H
L
X
B
X
X
H
X
L
Q
A
L
Q
A0
H
L
L
OUTPUTS
Q
B
L
Q
B0
Q
An
Q
An
Q
An
...
V
DD
Q
H
Q
G
Q
F
Q
E
CLR
CLK
B
Q
A
Q
B
Q
C
Q
D
V
SS
LOGIC SYMBOL
(9)
CLR
(8)
CLK
A
(1)
(2)
SRG8
R
C1/
&
1D
(3)
(4)
Q
H
L
Q
H0
Q
Gn
Q
Gn
Q
Gn
B
Q
A
Q
B
(5)
Q
(6)
C
Q
D
(10)
Q
(11)
E
Q
(12)
F
Q
(13)
G
Q
H
Note:
1. Logic symbol in accordance with ANSI/IEEE Std 91-1984 and
IEC Publication 617-12.
Notes:
1. Q
A0
, Q
B0
, Q
H0
= the level of Q
A
, Q
B
or Q
H
, respectively, before the indicated
steady-state input conditions were established.
2. Q
An
and Q
Gn
= the level of Q
A
or Q
G
before the most recent
transition of
the clock; indicates a one-bit shift.
1
提取微弱小信号的锁相放大器试制 总结
从提出方案到设计本子,调试花了许多业余时间。问了许多从事电子的工程师,包括博士和工作几年的老师都不清楚锁相放大器。总是和锁相环弄混。再次在说明一下锁相放大器和锁相环是两个东西。锁 ......
70120662 ADI 工业技术
请问如何把ad12当作16位来用
各位师兄:我记得在那里看到过可以把12位的ad当作16位来用,但是忘了出处,那位师兄可以给个提示?...
cewei30mkk 微控制器 MCU
CyClOneIV 780pinEp4CE75谁用过?
现做个项目,用上面的FPGA芯片,哪个 大虾有这方面的应用径验,给出一点建议!!!!...
eeleader FPGA/CPLD
MM32开发板测评正在进行中,想要测评的可以继续来申请
MM32开发板测评活动正在进行中!本次活动的开发板和奖品均由新驱动力公司提供,感谢新驱动力公司的鼎力支持! 新驱动力公司官网:http://www.new-drive.cn/ 目前开发板还有剩余,还想加 ......
okhxyyo 电机控制
如何自绘CDateTimeCtrl中spin控件?
wince里scroll bar的箭头用的是图片,spin控件的箭头好象是用poly line的方式画出来的 结果替换了scroll bar的箭头图片后两种箭头就不一至了,不好看 各位大侠有没有碰过这类问题? ...
dzp2240 嵌入式系统
什么管理?大家说说程序员眼中的管理
刚在腾讯看了一本书,书里面说管理是计划,组织,领导,控制,大家有什么看法?:) ...
Wince.Android 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1662  587  2061  2583  695  43  37  14  19  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved