电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB715M000DG

产品描述LVDS Output Clock Oscillator, 715MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FB715M000DG概述

LVDS Output Clock Oscillator, 715MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB715M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率715 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
PADSLAYOUT2007
想学习PADSLAYOUT2007的工程师看看吧,不错的东西...
潜水鱼 PCB设计
DC/DC转换器的高密度印刷电路板(PCB)布局,第2部分
转自:deyisupport 正如笔者在第1部分中所提,专用于电源管理的印刷电路板(PCB)面积对系统设计人员而言是极大的约束。降低转换损耗是一项基本要求,以便能在PCB基板面有限的空间受约束型应用 ......
okhxyyo 模拟与混合信号
cyclone芯片一般要多少钱一块?
cyclone芯片一般要多少钱一块?...
niaozaijiao FPGA/CPLD
晒晒自己画的3合一开发板
本帖最后由 sfesdm 于 2018-2-5 20:55 编辑 手上已经有了几块开发板,254x和264x还有STM32的,因为做各种项目,需要在这些开发板换来换去,于是干脆就自己把3颗MCU都画在了同一块板子上,再 ......
sfesdm 无线连接
ce6的中文界面和activesync冲突?
以前都是用英文界面的ce6,一直没什么问题,这几天把界面改成了中文,结果就发现activesync无法连接成功,只要把usb fuction口和pc连接后,不但activesync无法连接,而且整个系统的运行速度也会 ......
wbq315 嵌入式系统
继电器吸合引起的单片机复位问题
单片机通过三极管控制继电器吸合,驱动电机转动。在继电器吸合瞬间,单片机复位。请问该如何解决这个问题。 ...
qrnuyangfu 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2437  1015  130  1250  300  47  21  42  32  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved