电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC126M000DG

产品描述LVDS Output Clock Oscillator, 126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SC126M000DG概述

LVDS Output Clock Oscillator, 126MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC126M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率126 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AD9652----16位的300MSPS双通道ADC
AD9652 是一块采样速率高达310MSPS的双通道16位ADC,.它支持需要带动态范围的高速信号处理的应用,输入信号带宽达465MHz, 它具有特别低的−157.6 dBFS背景噪声,和很宽的动态范围 ......
dontium ADI 工业技术
vc++装换成EVC
用VC++ 6.0写的程序,现在要用EVC 4.0打开,并且进行调试现生成新的应用程序,可以实现吗? 可以的话要怎么操作? 要是不可以的话,要对VC++ 6.0写的程序进行怎样的转化呢? 谢谢 ...
hefang0511 嵌入式系统
测评汇总:RTT&瑞萨超低功耗MCU RA2L1开发板
活动详情:【RTT&瑞萨超低功耗MCU RA2L1开发板】更新至 2022-11-28测评报告汇总:@222zhumingming 【瑞萨 CPK-RA2L1 开发板】测评4-DAC和ADC回环正弦波显示【瑞萨 CPK-RA2L1 开发板】测评3-ADC ......
EEWORLD社区 测评中心专版
仿真器工作正常,去掉仿真器后,与FLASH相关的程序工作不正确。
但直接访问FLASH,其数据是正确的。 希望高手帮忙。...
kyj17096 微控制器 MCU
请教下一个可实现的3G系统(比如WCDMA)的具体构成是怎样的?
偶是通信专业的,考研想考WCDMA。感觉大学学的知识比较零碎。想请教下一个现实的3G系统的构成是怎样的?这个问题可能比较白。 有很多疑问比如: 现实的3G系统与用户终端之间的信息交换的 ......
kikivcoo 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1853  1258  2038  50  2399  55  46  21  30  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved