电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT54FCT273TQ

产品描述FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET
文件大小73KB,共7页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT54FCT273TQ概述

FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET

文档预览

下载PDF文档
FAST CMOS
OCTAL D FLIP-FLOP
WITH MASTER RESET
Integrated Device Technology, Inc.
IDT54/74FCT273T/AT/CT
FEATURES:
Std., A, and C speed grades
Low input and output leakage
≤1µA
(max.)
CMOS power levels
True TTL input and output compatibility
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High drive outputs (-15mA I
OH
, 48mA I
OL
)
Meets or exceeds JEDEC standard 18 specifications
Product available in Radiation Tolerant and Radiation
Enhanced versions
Military product compliant to MIL-STD-883, Class B
and DESC listed (dual marked)
Available in DIP, SOIC, QSOP, CERPACK and LCC
packages
DESCRIPTION:
The IDT54/74FCT273T/AT/CT are octal D flip-flops built
using an advanced dual metal CMOS technology. The IDT54/
74FCT273T/AT/CT have eight edge-triggered D-type flip-
flops with individual D inputs and O outputs. The common
buffered Clock (CP) and Master Reset ( ) inputs load and
reset (clear) all flip-flops simultaneously.
The register is fully edge-triggered. The state of each D
input, one set-up time before the LOW-to-HIGH clock
transition, is transferred to the corresponding flip-flop’s O
output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the
input. The
device is useful for applications where the true output only is
required and the Clock and Master Reset are common to all
storage elements.
MR
MR
FUNCTIONAL BLOCK DIAGRAM
D
0
CP
D
CP
R
D
MR
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
2568 drw 03
D
1
D
2
D
3
D
4
D
5
D
6
D
7
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
PIN CONFIGURATIONS
D
0
3
D
1
O
1
O
2
D
2
D
3
4
5
6
7
8
9 10 11 12 13
2568 drw 01
MR
O
0
D
0
D
1
O
1
O
2
D
2
D
3
O
3
GND
2
3
4
5
6
7
8
9
10
19
P20-1
D20-1
SO20-2
SO20-8
&
E20-1
18
17
16
15
14
13
12
11
O
7
D
7
D
6
O
6
O
5
D
5
D
4
O
4
CP
2
1
20 19
18
17
L20-2
16
15
14
D
7
D
6
O
6
O
5
D
5
O
0
1
20
V
CC
O
3
GND
CP
O
4
D
4
MR
V
CC
O
7
INDEX
2568 drw 02
DIP/SOIC/QSOP/CERPACK
TOP VIEW
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
LCC
TOP VIEW
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1995
Integrated Device Technology, Inc.
APRIL 1995
DSC-4209/3
6.10
1
有奖直播:隔离系统设计的隐藏成本
市场与技术趋势正在增加隔离系统设计的复杂性。电磁兼容性和安全认证要求的变化会带来风险并提高开发成本。了解用于隔离电源传输的新解决方案来应对这些挑战。 直播内容: -推动隔离系统 ......
zqy1111 综合技术交流
大家好
大家好457674 ...
空间环境 聊聊、笑笑、闹闹
学习必须要耐得住寂寞,经得住考验
感觉最近几天的学校效率不是很高,学习ARM已经两个多月了,从IO口的设置,流水灯,PWM控制,串口的测试,IIC总线,IIS总线,还有DMA,有些知识点还是有点模糊的,比如对于DMA传输 有点模糊,程 ......
张无忌1987 聊聊、笑笑、闹闹
今天大家好好休息吧,明天就开始奋斗了!!!!!!
本帖最后由 paulhyde 于 2014-9-15 09:11 编辑 明天就开始奋斗了!!! ...
歹匕示申 电子竞赛
请教关于EPIC传感器无接触测量ECG信号
在网上看到有关于ECG的无接触式测量传感器,Plessey的EPIC传感器,它们有很多型号,而且都差不多,请问如果我想用来做non-contact ECG measurement circuit。我应该选哪个型号?希望有了解的朋 ......
zhaoruzhe 医疗电子
【Atmel SAM R21创意大赛周计划】(2) Atmel SAM R21 Xplained Pro板晒图及评论
Atmel SAM R21 Xplained Pro板子到了,先晒个图。 183812 183813 我们看一下板子的情况吧:板载MCU是SAM R21系列中资源最大的ATSAMR21G18A,ATSAMR21G18A是可 ......
yang_alex Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1034  209  2013  2100  1256  56  58  57  13  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved