电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT54FCT273TD

产品描述FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET
文件大小73KB,共7页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT54FCT273TD概述

FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET

文档预览

下载PDF文档
FAST CMOS
OCTAL D FLIP-FLOP
WITH MASTER RESET
Integrated Device Technology, Inc.
IDT54/74FCT273T/AT/CT
FEATURES:
Std., A, and C speed grades
Low input and output leakage
≤1µA
(max.)
CMOS power levels
True TTL input and output compatibility
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High drive outputs (-15mA I
OH
, 48mA I
OL
)
Meets or exceeds JEDEC standard 18 specifications
Product available in Radiation Tolerant and Radiation
Enhanced versions
Military product compliant to MIL-STD-883, Class B
and DESC listed (dual marked)
Available in DIP, SOIC, QSOP, CERPACK and LCC
packages
DESCRIPTION:
The IDT54/74FCT273T/AT/CT are octal D flip-flops built
using an advanced dual metal CMOS technology. The IDT54/
74FCT273T/AT/CT have eight edge-triggered D-type flip-
flops with individual D inputs and O outputs. The common
buffered Clock (CP) and Master Reset ( ) inputs load and
reset (clear) all flip-flops simultaneously.
The register is fully edge-triggered. The state of each D
input, one set-up time before the LOW-to-HIGH clock
transition, is transferred to the corresponding flip-flop’s O
output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the
input. The
device is useful for applications where the true output only is
required and the Clock and Master Reset are common to all
storage elements.
MR
MR
FUNCTIONAL BLOCK DIAGRAM
D
0
CP
D
CP
R
D
MR
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
2568 drw 03
D
1
D
2
D
3
D
4
D
5
D
6
D
7
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
PIN CONFIGURATIONS
D
0
3
D
1
O
1
O
2
D
2
D
3
4
5
6
7
8
9 10 11 12 13
2568 drw 01
MR
O
0
D
0
D
1
O
1
O
2
D
2
D
3
O
3
GND
2
3
4
5
6
7
8
9
10
19
P20-1
D20-1
SO20-2
SO20-8
&
E20-1
18
17
16
15
14
13
12
11
O
7
D
7
D
6
O
6
O
5
D
5
D
4
O
4
CP
2
1
20 19
18
17
L20-2
16
15
14
D
7
D
6
O
6
O
5
D
5
O
0
1
20
V
CC
O
3
GND
CP
O
4
D
4
MR
V
CC
O
7
INDEX
2568 drw 02
DIP/SOIC/QSOP/CERPACK
TOP VIEW
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
LCC
TOP VIEW
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1995
Integrated Device Technology, Inc.
APRIL 1995
DSC-4209/3
6.10
1
高级FPGA工程师(军工项目方向)
岗位职责:1.设计、开发、调试、维护、管理符合功能、性能要求的FPGA接口逻辑2.负责FPGA接口逻辑设计、仿真、调试及测试4.负责相关文档整理、生成接口逻辑设计报告5.根据部门工作安排,承担FPGA ......
umiko_zb 求职招聘
压力变送器零点迁移和差压变送器零点迁移
压力变送器、差压变送器大多带有“零点迁移”装置,可对变送器的零点,即量程的起点进行正、负方向的迁移,以适应生产现场不同的需要。而在实际应用中,迁移可分为无迁移、负迁移和正迁移三种。 ......
swp111 工业自动化与控制
STM32+ucos2程序编译过了,也下载到板子上,为什么灯不亮
用一个多任务的流水灯程序做验证,很简单。为什么灯不亮。 UCOS的内核是在官网下载对应的 求解释 int main(void) { #if (OS_TASK_NAME_EN > 0) CPU_INT08U err; #endif ......
小小小小菜鸟 stm32/stm8
【信号处理】:FPGA数字信号处理原理及实现
本文包括“信号检测理论” “噪声及其处理” “数字信号及处理”3 小节 本帖最后由 liuceone 于 2011-12-8 14:51 编辑 ]...
liuceone FPGA/CPLD
【CN0015】AD5383通道监控功能
电路功能与优势 在多通道DAC系统中,如果能够在单点监控所有输出,将是故障排除和诊断分析的一大优势。此电路利用单通道SAR ADC提供多通道DAC输出通道监控。AD5383与AD7476组合可提供一个完 ......
EEWORLD社区 ADI 工业技术
pcb小白真诚请教一下关于pcb走线宽度与通流能力的关系问题。
如题。在网上搜到过很多关于二者计算关系的,对于1盎司铜厚的情况下,有说1mm的线宽仅可走1A电流的,也有说每0.254mm(10mil)即可走1A电流的,还有说要根据具体允许的温升来具体计算的。 ......
daisy089412 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 238  2590  321  799  89  2  14  11  15  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved