电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT54FCT273CTDB

产品描述FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET
文件大小73KB,共7页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT54FCT273CTDB概述

FAST CMOS OCTAL D FLIP-FLOP WITH MASTER RESET

文档预览

下载PDF文档
FAST CMOS
OCTAL D FLIP-FLOP
WITH MASTER RESET
Integrated Device Technology, Inc.
IDT54/74FCT273T/AT/CT
FEATURES:
Std., A, and C speed grades
Low input and output leakage
≤1µA
(max.)
CMOS power levels
True TTL input and output compatibility
– V
OH
= 3.3V (typ.)
– V
OL
= 0.3V (typ.)
High drive outputs (-15mA I
OH
, 48mA I
OL
)
Meets or exceeds JEDEC standard 18 specifications
Product available in Radiation Tolerant and Radiation
Enhanced versions
Military product compliant to MIL-STD-883, Class B
and DESC listed (dual marked)
Available in DIP, SOIC, QSOP, CERPACK and LCC
packages
DESCRIPTION:
The IDT54/74FCT273T/AT/CT are octal D flip-flops built
using an advanced dual metal CMOS technology. The IDT54/
74FCT273T/AT/CT have eight edge-triggered D-type flip-
flops with individual D inputs and O outputs. The common
buffered Clock (CP) and Master Reset ( ) inputs load and
reset (clear) all flip-flops simultaneously.
The register is fully edge-triggered. The state of each D
input, one set-up time before the LOW-to-HIGH clock
transition, is transferred to the corresponding flip-flop’s O
output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the
input. The
device is useful for applications where the true output only is
required and the Clock and Master Reset are common to all
storage elements.
MR
MR
FUNCTIONAL BLOCK DIAGRAM
D
0
CP
D
CP
R
D
MR
O
0
O
1
O
2
O
3
O
4
O
5
O
6
O
7
2568 drw 03
D
1
D
2
D
3
D
4
D
5
D
6
D
7
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
D
CP
R
D
Q
PIN CONFIGURATIONS
D
0
3
D
1
O
1
O
2
D
2
D
3
4
5
6
7
8
9 10 11 12 13
2568 drw 01
MR
O
0
D
0
D
1
O
1
O
2
D
2
D
3
O
3
GND
2
3
4
5
6
7
8
9
10
19
P20-1
D20-1
SO20-2
SO20-8
&
E20-1
18
17
16
15
14
13
12
11
O
7
D
7
D
6
O
6
O
5
D
5
D
4
O
4
CP
2
1
20 19
18
17
L20-2
16
15
14
D
7
D
6
O
6
O
5
D
5
O
0
1
20
V
CC
O
3
GND
CP
O
4
D
4
MR
V
CC
O
7
INDEX
2568 drw 02
DIP/SOIC/QSOP/CERPACK
TOP VIEW
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
LCC
TOP VIEW
MILITARY AND COMMERCIAL TEMPERATURE RANGES
©1995
Integrated Device Technology, Inc.
APRIL 1995
DSC-4209/3
6.10
1
键灯共扫原理图,请高手确认一下.
附一个PDF的电路图....
qushaobo LED专区
初学者疑惑,希望参加工作的前辈指点
本人是电子专业的大二学生,平常学数电,模电,电路分析什么的,学的时候也没什么感觉,到开单片机后,对这门课很感兴趣,觉得以前的模电,数电也用上了.学过单片机后.听说得往arm转.但有觉得单片机还 ......
forgetful 嵌入式系统
and r2,r2,#0x0ffff不行!怎么把高半部清零?
提示说Immediate 0x0000ffff out of range for this operation. 当然,Reference Manual没有看太仔细. 帮帮忙大家....
haoya84 嵌入式系统
数组运算
本帖最后由 dontium 于 2015-1-23 13:42 编辑 初学DSP,用的是6713,上午编了一个简单程序,两数组相加,具体程序如下, 在这里我只是把最后两数组的数据返回,也就是应该返回30,但用watch看 ......
maq9627 模拟与混合信号
ADC的工作过程
最近在学习XC2000的ADC 模块。。。。对于 ADC 模块 原理方面 我是一点都不懂。。。。。所以看手册 就像是 看天书 一样。。。谁能点拨我一下啊!!!!用通俗的语言描述一下 ADC 模块 ......
1157421908 模拟与混合信号
元旦快到了!,大家有打算出行旅行的打算吗?
元旦快到了!,大家有打算出行旅行的打算吗? ...
蓝雨夜 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2593  2436  2089  1569  981  15  26  7  19  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved