电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA1238M00DGR

产品描述LVDS Output Clock Oscillator, 1238MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SA1238M00DGR概述

LVDS Output Clock Oscillator, 1238MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA1238M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1238 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
非三态总线是什么意思?
AHB总线协议上说。它是非三态的(non-tristate implementation)。是说AHB控制过程中不能有高阻态吗?如果对一个数据线进行分支赋值操作,不完全的分支,默认态应该怎么表示?非三态是说,不能给 ......
eeleader FPGA/CPLD
大神指导 fpga altera 把50MHZ 时钟分频 来读取 rom 数据,mif文件
本帖最后由 Thomas520 于 2018-11-28 10:12 编辑 附上 MIF 文件。以及生成的rom 的图 ...
Thomas520 FPGA/CPLD
【分享】2009年计算机统考考研大纲
【分享】2009年计算机统考考研大纲免费下载:2009年计算机统考考研大纲资料来自:【中华IT学习网】www.100itxx.com Ⅰ考查目标 计算机学科专业基础综合考试涵盖数据结构、计算机组成原理、操 ......
juy4567 无线连接
热电偶分度表资料分享
把我一段时间来辛苦找到的这个东东给大家分享了,也许有朋友用的着...
chenyu_lijun 测试/测量
今日直播:TI 60G毫米波传感器概述和应用介绍
直播主题:TI 60G毫米波传感器概述和应用介绍 直播时间:今日10:00-11:30 直播内容:介绍TI提供的针对工业应用的60G毫米波传感器,包括在楼宇和工厂自动化的应用。 观看直播:点此填写 ......
EEWORLD社区 TI技术论坛
想要做一个单片机的
用电磁波侧地下管线的深度 哪位大侠 有思路 不惜 相告 不甚感激...
kapaluo 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1478  2053  2020  168  229  46  29  8  43  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved