电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT2308-2DCI

产品描述2308 SERIES, PLL BASED CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO16
产品类别半导体    逻辑   
文件大小171KB,共13页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT2308-2DCI概述

2308 SERIES, PLL BASED CLOCK DRIVER, 8 TRUE OUTPUT(S), 0 INVERTED OUTPUT(S), PDSO16

2308 系列, 锁相环时钟驱动器, 8 实输出(S), 0 反向输出(S), PDSO16

IDT2308-2DCI规格参数

参数名称属性值
功能数量1
端子数量16
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压3.6 V
最小供电/工作电压3 V
额定供电电压3.3 V
加工封装描述SOIC-16
状态DISCONTINUED
包装形状矩形的
包装尺寸SMALL OUTLINE
表面贴装Yes
端子形式GULL WING
端子间距1.27 mm
端子涂层锡 铅
端子位置
包装材料塑料/环氧树脂
温度等级INDUSTRIAL
系列2308
输出特性3-ST
输入条件标准的
逻辑IC类型锁相环时钟驱动器
反相输出数0.0
真实输出数8
最大同边弯曲0.2000 ns
最大-最小频率133 MHz

文档预览

下载PDF文档
IDT2308
3.3V ZERO DELAY CLOCK MULTIPLIER
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
3.3V ZERO DELAY
CLOCK MULTIPLIER
FEATURES:
DESCRIPTION:
IDT2308
• Phase-Lock Loop Clock Distribution for Applications ranging
from 10MHz to 133MHz operating frequency
• Distributes one clock input to two banks of four outputs
• Separate output enable for each output bank
• External feedback (FBK) pin is used to synchronize the outputs
to the clock input
• Output Skew <200 ps
• Low jitter <200 ps cycle-to-cycle
• 1x, 2x, 4x output options (see table):
– IDT2308-1 1x
– IDT2308-2 1x, 2x
– IDT2308-3 2x, 4x
– IDT2308-4 2x
– IDT2308-1H, -2H, and -5H for High Drive
• No external RC network required
• Operates at 3.3V V
DD
• Available in SOIC and TSSOP packages
The IDT2308 is a high-speed phase-lock loop (PLL) clock multiplier. It is
designed to address high-speed clock distribution and multiplication applica-
tions. The zero delay is achieved by aligning the phase between the incoming
clock and the output clock, operable within the range of 10 to 133MHz.
The IDT2308 has two banks of four outputs each that are controlled via two
select addresses. By proper selection of input addresses, both banks can be
put in tri-state mode. In test mode, the PLL is turned off, and the input clock
directly drives the outputs for system testing purposes. In the absence of an
input clock, the IDT2308 enters power down, and the outputs are tri-stated. In
this mode, the device will draw less than 25μA.
The IDT2308 is available in six unique configurations for both pre-
scaling and multiplication of the Input REF Clock. (See available options
table.)
The PLL is closed externally to provide more flexibility by allowing the user
to control the delay between the input clock and the outputs.
The IDT2308 is characterized for both Industrial and Commercial operation.
FUNCTIONAL BLOCK DIAGRAM
(-3, -4)
FBK
REF
16
1
2
(-5)
2
PLL
3
2
CLKA1
CLKA2
14
CLKA3
15
CLKA4
S2
S1
8
9
Control
Logic
(-2, -3)
2
6
CLKB1
7
CLKB2
10
CLKB3
11
CLKB4
The IDT logo is a registered trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
c
2010
Integrated Device Technology, Inc.
MAY 2010
DSC 5173/12
电源管理
跟着老师做项目,有个DC电池组合电源24V需要检测它在运作过程中的剩余容量,有什么好的电源管理芯片推荐,或者有什么好的方案?感激不尽。 我的想法大概是这样的,电池出来直接通过一个电源管 ......
风铃哥 模拟与混合信号
请香主看看:关于stm32定时器捕获
我想要实现如下功能:要用stm32自带的AD测量交流信号的一个周波32个点。思路是这样子的:先用TIM4来检测交流信号的过零点,我准备用TIM4的捕获功能,当信号有上升沿时,捕获,此时会进入中 ......
hututu stm32/stm8
电路精选:曾经有人说不明白的驱动电路
在模拟技术,如图是曾经有人跟帖说不明白如图的电-光驱动电路。那些电阻,那些二极管为什么要加?如何加? 时间好长了,记得当时没有明确的答案,我也答这不上。偶然碰到一个器件手册内的部 ......
呱呱 模拟电子
关于FPGA与IDE你知道多少?
真不知道这个问题放在哪个版块,因为这个项目于FPGA有关就暂时放在这里吧! 今天临时接到一份任务,需要查找有关PATA接口设计的问题,在网上看到很多资料,才发现硬盘接口有多种,分为IDE ......
廖欧亚大陆 FPGA/CPLD
3D封装的发展动态与前景
3D封装的发展动态与前景 【来源:《电子与封装》】【作者:翁寿松】 1 为何要开发3D封装 迄今为止,在IC芯片领域,SoC(系统级芯片)是最高级的芯片;在IC封装领域,SiP(系 ......
fighting PCB设计
wince进入sleep以后回来时出现花屏和闪屏现象
如题。不知有人碰到过没,望赐教。。。...
tom_peng 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2070  420  158  1712  545  35  41  33  40  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved