电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA131M000BGR

产品描述LVPECL Output Clock Oscillator, 131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MA131M000BGR概述

LVPECL Output Clock Oscillator, 131MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA131M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率131 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
一些51单片机小工具
avr代码生成器53460 字模工具53461 数码管数据53462 单片机小精灵53463 综合工具版53464 ...
xiaominthere 51单片机
求助:如何用C++程序给vxworks发送命令和接收响应?
请各位大侠帮忙,要写个C++程序向vxworks下发命令,查询任务执行,并返回结果给C++程序。如何实现?最好能有代码,谢谢!!!...
chloe11 实时操作系统RTOS
关于工作一年和C编程心得
首先不管建立任何新的工程都必须包含这几个文件夹 1 Code 存放你的代码文件夹 2 SCH 存放你的原理图和PCB图 3 DOC 工程说明文档 4 RESOURCE 包含在这个工程里面所使用的芯片说明,音源, ......
aqs19901115 嵌入式系统
MSP430内部寄存器BCSCTL1无法识别=。=
在MSP430F5529中,BCSCTL1是一个时间的寄存器,但是为什么我的IAR在编译的时候说这个变量未定义呢? 头文件也添加过了,真是不知道为什么,查找了头文件发现确实没有这个的定义,请问各位这 ......
SYW 微控制器 MCU
新手问几个问题
要作一个dsp控制板(c6713b),现在在设计外部存储,问几个问题: 1、当flash设置为16位工作方式时,是只能按16位进行存取吗?地址只能是2的倍数吗? 2、设计时那些EMIF的控制引脚,如/SSADS ......
stpan 模拟与混合信号
求助一个BSL的问题,有高手吗?
大家好,我现在想通过嵌入式软件实现BSL的启动时序,也就是说,在MSP430和PC之间加了个ARM,用ARM启动BSL并给他烧写程序。有人之前做过或者了解吗?我们讨论讨论。...
llglqh 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 100  2258  2676  1159  224  16  25  6  17  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved