电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

91305YMILF-T

产品描述PLL Based Clock Driver, 91305 Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, 0.150 INCH, ROHS COMPLIANT, SOIC-8
产品类别逻辑    逻辑   
文件大小119KB,共8页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 选型对比 全文预览

91305YMILF-T概述

PLL Based Clock Driver, 91305 Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, 0.150 INCH, ROHS COMPLIANT, SOIC-8

91305YMILF-T规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明SOP,
针数8
Reach Compliance Codecompliant
系列91305
输入调节STANDARD
JESD-30 代码R-PDSO-G8
JESD-609代码e3
长度4.9 mm
逻辑集成电路类型PLL BASED CLOCK DRIVER
湿度敏感等级1
功能数量1
反相输出次数
端子数量8
实输出次数4
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.75 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.9 mm
Base Number Matches1

文档预览

下载PDF文档
Integrated
Circuit
Systems, Inc.
ICS91305I
High Performance Communication Buffer
General Description
The
ICS91305I
is a high performance, low skew, low jitter
clock driver. It uses a phase lock loop (PLL) technology
to align, in both phase and frequency, the REF input with
the CLKOUT signal. It is designed to distribute high speed
clocks in communication systems operating at speeds
from 10 to 133 MHz.
ICS91305I
is a zero delay buffer that provides
synchronization between the input and output. The
synchronization is established via CLKOUT feed back to
the input of the PLL. Since the skew between the input and
output is less than +/- 350 pS, the part acts as a zero delay
buffer.
The
ICS91305I
comes in an eight pin 150 mil SOIC
package. It has five output clocks. In the absence of REF
input, will be in the power down mode. In this mode, the
PLL is turned off and the output buffers are pulled low.
Power down mode provides the lowest power consumption
for a standby condition.
Features
Zero input - output delay
Frequency range 10 - 133 MHz (3.3V)
5V tolerant input REF
High loop filter bandwidth ideal for Spread
Spectrum applications.
Less than 200 ps Jitter between outputs
Skew controlled outputs
Skew less than 250 ps between outputs
Available in 8 pin 150 mil SOIC & 173 mil
TSSOP packages
3.3V ±10% operation
Supports industrial temperature range -40°C to
85°C
Pin Configuration
REF
CLK2
CLK1
GND
1
2
3
4
8
7
6
5
CLKOUT
CLK4
VDD
CLK3
Block Diagram
8 pin SOIC & TSSOP
0691F—06/03/05
ICS91305I

91305YMILF-T相似产品对比

91305YMILF-T 91305YGILF-T 91305YGI-T 91305YMI-T
描述 PLL Based Clock Driver, 91305 Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, 0.150 INCH, ROHS COMPLIANT, SOIC-8 PLL Based Clock Driver, 91305 Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, 4.40 MM, 0.65 MM PITCH, ROHS COMPLIANT, MO-153, TSSOP-8 PLL Based Clock Driver, 91305 Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, 4.40 MM, 0.65 MM PITCH, MO-153, TSSOP-8 PLL Based Clock Driver, 91305 Series, 4 True Output(s), 0 Inverted Output(s), PDSO8, 0.150 INCH, SOIC-8
是否无铅 不含铅 不含铅 含铅 含铅
是否Rohs认证 符合 符合 不符合 不符合
零件包装代码 SOIC TSSOP TSSOP SOIC
包装说明 SOP, TSSOP, TSSOP, SOP,
针数 8 8 8 8
Reach Compliance Code compliant compliant compliant compliant
厂商名称 IDT (Integrated Device Technology) - IDT (Integrated Device Technology) IDT (Integrated Device Technology)
系列 91305 - 91305 91305
输入调节 STANDARD - STANDARD STANDARD
JESD-30 代码 R-PDSO-G8 - R-PDSO-G8 R-PDSO-G8
JESD-609代码 e3 - e0 e0
长度 4.9 mm - 4.4 mm 4.9 mm
逻辑集成电路类型 PLL BASED CLOCK DRIVER - PLL BASED CLOCK DRIVER PLL BASED CLOCK DRIVER
功能数量 1 - 1 1
端子数量 8 - 8 8
实输出次数 4 - 4 4
最高工作温度 85 °C - 85 °C 85 °C
最低工作温度 -40 °C - -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY - PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP - TSSOP SOP
封装形状 RECTANGULAR - RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE - SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE
峰值回流温度(摄氏度) 260 - 240 240
认证状态 Not Qualified - Not Qualified Not Qualified
座面最大高度 1.75 mm - 1.2 mm 1.75 mm
最大供电电压 (Vsup) 3.6 V - 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V - 3 V 3 V
标称供电电压 (Vsup) 3.3 V - 3.3 V 3.3 V
表面贴装 YES - YES YES
温度等级 INDUSTRIAL - INDUSTRIAL INDUSTRIAL
端子面层 Matte Tin (Sn) - Tin/Lead (Sn/Pb) TIN LEAD
端子形式 GULL WING - GULL WING GULL WING
端子节距 1.27 mm - 0.65 mm 1.27 mm
端子位置 DUAL - DUAL DUAL
处于峰值回流温度下的最长时间 30 - 20 30
宽度 3.9 mm - 3 mm 3.9 mm
电子项目中高频布板的各大注意事项。。。
电子项目中高频布板的各大注意事项。。。 谢谢支持。。。...
破茧佼龙 单片机
请问谁有数传台的方案
请联系我 qq:762789187...
mq13947193109 嵌入式系统
RISC-V MCU IDE MRS(MounRiver Studio)开发之: 编译后打印FLASH及RAM使用占比信息
在嵌入式开发中,我们有时需要在编译结束后查看目标芯片FLASH及RAM区使用占比情况,而大部分IDE是默认关闭该功能的,此时我们可以通过以下步骤来手动来开启: 以RISC-V MCU IDE MounRive ......
Moiiiiilter 单片机
过年回家吗??
你们好啊。问一下,你们都在那里过年啊。回不回家。有没有不回家的啊。 我今年过年在石家庄过,不回去了,还有没有在外地过年的啊。...
天使疯子 嵌入式系统
wince启动过程
大家好! 做了一段应用程序,现在想了解一下wince是如何在arm中启动的,谢谢!...
chenyugang222 嵌入式系统
诸葛亮的真实军事指挥才能
导读:刘备看来,诸葛亮的指挥作战水平是在自己、庞统和法正之下的。而后来将兵权交给诸葛亮也是因为前三名都不在了的缘故。 诸葛亮仅是一个军师将军,而魏延为镇军将军、汉中太守,因此在刘备 ......
zz123 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1272  120  2632  985  1951  15  16  10  26  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved