电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC1228M00DG

产品描述LVDS Output Clock Oscillator, 1228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530FC1228M00DG概述

LVDS Output Clock Oscillator, 1228MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC1228M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1228 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
沉寂之声——揭秘电动车虚拟引擎声响系统
近日,法拉利表示,该公司计划生产一款高端电动汽车,该计划对法拉利来说,是方向上的重大改变。尽管法拉利为一些汽车配备了混合动力技术,但其前CEO塞尔焦马尔乔内(Sergio Marchionne)曾说, ......
EEWORLD社区 汽车电子
差分电路中的共射级恒流源作用
差分放大电路中的共射级电流源起什么作用的,有些资料上面说用的是恒流源,如果是恒流源的话那岂不是电流恒定?那么集电极输出的电压又怎么跟随输入电压而变化呢?求高人指点。...
像疯 模拟电子
汽车安全攻略
汽车不仅是载运的工具,现在还带给驾驶者驾驶的乐趣,乘车人充满了舒适与享受。但在世界各地,交通事故也成为了人类导致死亡重残的杀手,并呈比例逐年上升的趋势,1998年,道路交通事故排在各种 ......
1ying 汽车电子
三极管参数大全
三极管参数大全...
heningbo 模拟电子
毕业设计 protel ,的超大规模集成电路大功率RF的仿真与制作
基于protel ,的超大规模集成电路大功率RF的仿真与制作,这是我的毕业设计, 一点思路方法也没有,熟悉的课题被人选光了,留给我的 都是熟悉的,就是熟悉的,我尚不能保证都会,何况这个我根本 ......
davidming 无线连接
如何降低负载上三极管的Uce
恒流源给的电压是7.5-10V,激光管的工作电压在6.8V以上,但是用该恒流源电路后,无论多大的电压,都有很多降到了三极管上,激光管的只有5V左右以至于不能正常工作,怎么解决啊?...
王阿东 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 473  1833  1075  1440  959  29  55  39  53  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved