电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC1249M00DGR

产品描述LVDS Output Clock Oscillator, 1249MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SC1249M00DGR概述

LVDS Output Clock Oscillator, 1249MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC1249M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1249 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于寄存器挂上AXI总线的问题
比如HPS具体控制address【1:0】寄存器,my_first_hps-fpga例程中未看到明确代码 ...
LiFan123 FPGA/CPLD
你知道三段式充电器的三个关键参数么?
第一个重要参数是涓流阶段的低恒压值,第二个重要参数是第二阶段的高恒压值,第三个重要参数是转换电流。这三个重要参数与电池数目有关,与电池的容量Ah有关,与温度有关,与电池种类有关。以最 ......
qwqwqw2088 模拟与混合信号
关于复用阵脚 TA0.2
不知道用G2553的坛友有没有发现, 2553真没有TA0.2复用引脚啊,真木有啊:funk: 。 这就产生了一个很诡异的问题, 让TA0CCR2无用武之地,除非用中断:puzzle: 有没有坛友对知道这其中缘故呢...
madebycwq@gmail 微控制器 MCU
向斑竹请教(7),麻烦斑竹了。
又来麻烦斑竹了,实在是不好意思。我们实验中使用的微波功率才10dBm左右,这样的话,用GSM等室内覆盖系统中采用的功分器合适吗?那些功分器的功率容量都在几十瓦!我从网上了解到有些可调移相器 ......
xujia525 无线连接
天线测试方法选择评估
对天线与某个应用进行匹配需要进行精确的天线测量。天线工程师需要判断天线将如何工作,以便确定天线是否适合特定的应用。这意味着要采用天线方向图测量(APM)和硬件环内仿真(HiL)测量技 ......
Jacktang 无线连接
usb
最近突然觉得自己的电脑上的USB输出口不够用,本来想买一个USB一变多,后来想想既然是学电子的,就应该自己去做一个,谁能告诉我怎么做啊?跪求……...
飓风狂飙 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2892  2590  110  87  260  58  7  25  30  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved