电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550SCFREQBG

产品描述LVDS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-6
产品类别无源元件    振荡器   
文件大小691KB,共45页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550SCFREQBG概述

LVDS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-6

550SCFREQBG规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性COMPLEMENTARY OUTPUT; TRI-STATE; OUTPUT ENABLE; TRAY
最大控制电压2.5 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率125 ppm
频率稳定性50%
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
最大工作频率945 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
GD32F107的例程下载到板子上没有反应是什么原因
我把官网GD32F107的例程用keil编译后下单板子上没反应是怎么回事...
18782458718 GD32 MCU
祝网友们马年快乐!
马上就有……就是你想要的吧。:victory:...
chunyang 聊聊、笑笑、闹闹
【FreeUI文档】例说菜单组织思路
本帖最后由 辛昕 于 2016-2-6 21:09 编辑 我一直在思索如何更好说明 FreeUI 采用的 对 界面的组织方式,因为我发现,在FreeUI之外,还存在很多种不一样,也许各有所长的 人机界面组织 ......
辛昕 编程基础
xmc4800测评申请明天最后一天
XMC4800 Relax EtherCAT Kit测评申请通道明天关闭,想要申请的抓紧了!https://bbs.eeworld.com.cn/elecplay/content/100...
okhxyyo 工业自动化与控制
这个放大电路出了什么问题?
我先用一个运放THS3001射随隔离,然后用THS3120进行功率放大,调试时,射随电路的芯片THS3001很热,结果冒烟了两片,查了一下板子,焊接都没有问题,不知道问题出在哪了,为什么会出现这样的 ......
wulei19880906 模拟电子
Raspberry Pi (树莓派)新手入门教程系列(第一课)——转载
首先将Raspberry Pi (树莓派)拆包装,放好。准备好一张8GB SD存储卡。读卡器,网线,手机数据线(micro USB数据线) 本课教程以局域网环境进行配置,不涉及ADSL拨号上网环境。 首先我们需要 ......
mayue 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2417  561  1336  276  739  34  35  6  56  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved