电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY28326OCT

产品描述Processor Specific Clock Generator, 333.3MHz, CMOS, PDSO48, SSOP-48
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小221KB,共22页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

CY28326OCT概述

Processor Specific Clock Generator, 333.3MHz, CMOS, PDSO48, SSOP-48

CY28326OCT规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码SSOP
包装说明SSOP,
针数48
Reach Compliance Codeunknown
ECCN代码EAR99
JESD-30 代码R-PDSO-G48
长度15.875 mm
湿度敏感等级1
端子数量48
最高工作温度70 °C
最低工作温度
最大输出时钟频率333.3 MHz
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
主时钟/晶体标称频率14.31818 MHz
认证状态Not Qualified
座面最大高度2.794 mm
最大供电电压3.465 V
最小供电电压3.135 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度7.5 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, PROCESSOR SPECIFIC
Base Number Matches1

文档预览

下载PDF文档
CY28326
FTG for VIA PT880 Serial Chipset
Features
• Supports P4 CPUs
• 3.3V power supply
• Ten copies of PCI clocks
• One 48 MHz USB clock
• Two copies of 25 MHz for SRC/LAN clocks
• One 48 MHz/24 MHz programmable SIO clock
• Three differential CPU clock pairs
• SMBus support with Byte Write/Block Read/Write
capabilities
• Spread Spectrum EMI reduction
• Dial-A-Frequency
®
features
• Auto Ratio features
• 48-pin SSOP package
Block Diagram
Pin Configuration
[1]
XIN
XOUT
REF[0:2]
PLL1
CPU_STP#
IREF
Power
on
Latch
/2
CPUT[0:2]
CPUC[0:2]
25MHz[0:1]
AGP[0:2]
FS[A:D]
VTTPWRGD#
PCI_STP#
**FSA/REF0
**FSB/REF1
VDDREF
XIN
XOUT
VSSREF
*FSC/PCIF0
*FSD/PCIF1
*Mode/PCIF2
VDDPCI
VSSPCI
PCI0
PCI1
PCI2
PCI3
PCI4
VDDPCI
VSSPCI
*(PCI_STP#)/Ratio0/PCI5
*(CPU_STP#)/Ratio1/PCI6
48MHz
**24_48_SEL/24_48MHz
VSS48
VDD48
1
2
3
4
5
6
7
8
48
47
46
45
44
43
42
41
VDDA
VSSA
IREF
CPUT2
CPUC2
VSSCPU
CPUT1
CPUC1
VDDCPU
CPUT0
CPUC0
VSSSRC
25MHz1
25MHz0
VDDSRC
*VTT_PWRGD/*PD#
SD
ATA
SCLK
SRESET#
AGP2
VSSAGP
VDDAGP
AGP1/*RatioSel
AGP0
CY2 8 3 2 6
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
PCI[0:6]
PCI_F[0:2]
PLL2
MODE
48MHz
24_48MHz
PD#
SDATA
SCLK
WD
Logic
I2C
Logic
SRESET
48 Pin SSOP
Note:
1. Pins marked with [*] have internal 150k
pull-up resistors. Pins marked with [**] have internal 150k
pull-down resistors.
Rev 1.0, November 20, 2006
2200 Laurelwood Road, Santa Clara, CA 95054
Tel:(408) 855-0555
Fax:(408) 855-0550
Page 1 of 22
www.SpectraLinear.com

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 694  1073  2711  1888  2611  14  22  55  39  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved