电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V2578S133BQGI

产品描述Standard SRAM, 256KX18, 4.2ns, CMOS, PBGA165
产品类别存储    存储   
文件大小234KB,共22页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71V2578S133BQGI概述

Standard SRAM, 256KX18, 4.2ns, CMOS, PBGA165

IDT71V2578S133BQGI规格参数

参数名称属性值
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
Reach Compliance Codeunknown
最长访问时间4.2 ns
最大时钟频率 (fCLK)133 MHz
I/O 类型COMMON
JESD-30 代码R-PBGA-B165
JESD-609代码e1
内存密度4718592 bit
内存集成电路类型STANDARD SRAM
内存宽度18
湿度敏感等级3
端子数量165
字数262144 words
字数代码256000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织256KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA165,11X15,40
封装形状RECTANGULAR
封装形式GRID ARRAY
并行/串行PARALLEL
电源2.5,3.3 V
认证状态Not Qualified
最大待机电流0.035 A
最小待机电流3.14 V
最大压摆率0.26 mA
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
Base Number Matches1

文档预览

下载PDF文档
128K X 36, 256K X 18
3.3V Synchronous SRAMs
2.5V I/O, Pipelined Outputs,
Burst Counter, Single Cycle Deselect
Features
IDT71V2576YS
IDT71V2578YS
IDT71V2576YSA
IDT71V2578YSA
Description
The IDT71V2576/78 are high-speed SRAMs organized as 128K x
36/256K x 18. The IDT71V2576/78 SRAMs contain write, data, address
and control registers. Internal logic allows the SRAM to generate a self-
timed write based upon a decision which can be left until the end of the write
cycle.
The burst mode feature offers the highest level of performance to the
system designer, as the IDT71V2576/78 can provide four cycles of data
for a single address presented to the SRAM. An internal burst address
counter accepts the first cycle address from the processor, initiating the
access sequence. The first cycle of output data will be pipelined for one
cycle before it is available on the next rising clock edge. If burst mode
operation is selected (ADV=LOW), the subsequent three cycles of output
data will be available to the user on the next three rising clock edges. The
order of these three addresses are defined by the internal burst counter
and the
LBO
input pin.
The IDT71V2576/78 SRAMs utilize IDT’s latest high-performance
CMOS process and are packaged in a JEDEC standard 14mm x 20mm
100-pin thin plastic quad flatpack (TQFP) as well as a 119 ball grid array
(BGA) and 165 fine pitch ball grid array (fBGA).
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Input
Output
Input
Input
I/O
Supply
Supply
Synchronous
Synchronous
Synchronous
Asynchronous
Synchronous
Synchronous
Synchronous
N/A
Synchronous
Synchronous
Synchronous
DC
Synchronous
Synchronous
N/A
Synchronous
Asynchronous
Asynchronous
Synchronous
N/A
N/A
6447 tbl 01
128K x 36, 256K x 18 memory configurations
Supports high system speed:
Commercial and Industrial:
– 150MHz 3.8ns clock access time
– 133MHz 4.2ns clock access time
LBO
input selects interleaved or linear burst mode
Self-timed write cycle with global write control (GW), byte write
enable (BWE), and byte writes (BWx)
3.3V core power supply
Power down controlled by ZZ input
2.5V I/O
Optional - Boundary Scan JTAG Interface (IEEE 1149.1
compliant)
Packaged in a JEDEC Standard 100-pin plastic thin quad
flatpack (TQFP), 119 ball grid array (BGA) and 165 fine pitch ball
grid array (fBGA)
Pin Description Summary
A
0
-A
17
CE
CS
0
,
CS
1
OE
GW
BWE
BW
1
,
BW
2
,
BW
3
,
BW
4
(1)
CLK
ADV
ADSC
ADSP
LBO
TMS
TDI
TCK
TDO
TRST
ZZ
I/O
0
-I/O
31
, I/O
P1
-I/O
P4
V
DD
, V
DDQ
V
SS
Address Inputs
Chip Enable
Chip Selects
Output Enable
Global Write Enable
Byte Write Enable
Individual Byte Write Selects
Clock
Burst Address Advance
Address Status (Cache Controller)
Address Status (Processor)
Linear / Interleaved Burst Order
Test Mode Select
Test Data Input
Test Clock
Test Data Output
JTAG Reset (Optional)
Sleep Mode
Data Input / Output
Core Power, I/O Power
Ground
NOTE:
1.
BW
3
and
BW
4
are not applicable for the IDT71V2578.
APRIL 2006
1
DSC-6447/0A
©2006 Integrated Device Technology, Inc.
WinCE5.0下 keybd_event函数 的问题
pKey结构体中成员bVk定义为这样的'A'(诸如此类还有'B' 'C'等等,模拟键盘的) 然后 用keybd_event(pKey->bVk, 0, KEYEVENTF_SILENT, 0);时 通过 写文件 WriteLog(pKey->bVk);(自写的函数 ......
zdh09 嵌入式系统
VC 单文档中如何实现菜单栏在下边显示?
如题:还有就是把菜单栏的字体怎么变大。...
x094 嵌入式系统
如何通过红外线感应信号控制电脑的媒体播放器?
我想实现一个功能,当人走近电脑前的时候,红外线接收器受到感应,能自动把电脑里的媒体播放器打开,自动播放一个影片。 我是做java的web开发的,对于硬件不太懂,哪位朋友能给我一个方案, ......
andyye1630 嵌入式系统
如何安装和使用预付费智能电能表
预付费智能电表安装及使用方法 预付费智能电表在安装时,安装位置应保持垂直,并按接线图接入。 1、打开电能表端钮盒盖,然后按接线图连接各端钮接线,接通电源。 2、用户将预购电量IC卡按卡 ......
长沙威伟 工业自动化与控制
MSP430可以通过ADC判断数字信号是高电平还是低电平吗
这两天在纠结一个问题,数字信号不是也有电压吗,可以通过ADC采样判断输入的信号是数字0还是1吗...
yangzhou112 微控制器 MCU
Qorvo® 凭借 RF FUSION™ 5G 芯片组解决方案赢得久负盛名的 GTI 大奖
Qorvo RF Fusion™ 5G 芯片组赢得 2020 年 GTI 移动技术创新突破大奖。此奖项是对 Qorvo 在 5G 芯片组领域突破性创新的认可;其开创性地兼顾了紧凑、高性能的 5G 功能与领先智能手机制造商 ......
alan000345 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1815  198  1220  1877  2687  8  17  3  52  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved