电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7140SA25L48B8

产品描述Multi-Port SRAM, 1KX8, 25ns, CMOS, CQCC48
产品类别存储    存储   
文件大小155KB,共19页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

7140SA25L48B8概述

Multi-Port SRAM, 1KX8, 25ns, CMOS, CQCC48

7140SA25L48B8规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
包装说明QCCN, LCC48,.56SQ,40
Reach Compliance Codenot_compliant
最长访问时间25 ns
I/O 类型COMMON
JESD-30 代码S-XQCC-N48
JESD-609代码e0
内存密度8192 bit
内存集成电路类型MULTI-PORT SRAM
内存宽度8
端口数量2
端子数量48
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-55 °C
组织1KX8
输出特性3-STATE
封装主体材料CERAMIC
封装代码QCCN
封装等效代码LCC48,.56SQ,40
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源5 V
认证状态Not Qualified
筛选级别38535Q/M;38534H;883B
最大待机电流0.03 A
最小待机电流4.5 V
最大压摆率0.28 mA
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式NO LEAD
端子节距1 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
IDT7130SA/LA
IDT7140SA/LA
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
A
9L
A
0L
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
APRIL 2006
1
DSC-2689/13
©2006 Integrated Device Technology, Inc.
大家都用TI Stellaris吧,性价比出乎你的想象
这几天忙一个物联网项目,因为是公安系统的工程对价格比较敏感,一期工程4K的小批量,整个项目下来最少100K的量,一直在8962、6965、6911、6432几片中选来选去,8962和6965价格贵,6911和6432价 ......
fengzhang2002 微控制器 MCU
晒WEBENCH设计的过程+设计一款STC单片机控制板24V转5V@2A电源
一 方案构想 最近要开发一款STC单片机核心的工控板,想着输入电压:24V,输出电压:5V,输出电流2A,可以为MCU外其他电源供电。 二、设计过程 在界面中,输入好设定的参数,点击重 ......
yyl830113 模拟与混合信号
MS “博客达人”征文大赛热烈启动,奖品丰厚,火速报名中!!!
没有做不到,只有想不到!这句话应用在开发技术领域再适合不过了。以微软新一代操作系统Windows Vista;最新版本浏览器IE8;新一代互联网多媒体及交互技术Silverlight以及用来开发下一代用户界 ......
502815059 嵌入式系统
电池有问题吗?
最近在做小车,用L298做H桥,电池是用于数字万用表的9v电池,用两个串联,经7812后输出12V给L298的Vs,再经7805供给单片机和L298的Vss,在电机两端并联了用于指示前进和后退的灯; 测试时,单 ......
laozi1231234 单片机
JPEG2000中嵌入式块编码的FPGA设计
摘要: 为了使JPEG2000能应用到便携产品中,采用了高效存储结构的硬件实现方案,并设计了相应的寄存器组和控制逻辑。仿真结果表明所设计所设计的编码器能够在0.256s内完成对一帧512×512的灰度 ......
呱呱 FPGA/CPLD
电子类工厂倒闭潮下如何自救?
谁说倒闭潮是空隙来风?我们正面临同样的问题!!!我们主要产品是温控器和工业控制系统,毛利也就几个点,现在东莞工人包吃包住少了1500 根本招不到人,各种成本持续增加,一些单真TM不敢接了 ......
yidianyisi 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 301  495  2438  721  1793  53  14  5  34  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved