电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT7130SA55C

产品描述Dual-Port SRAM, 1KX8, 55ns, CMOS, CDIP48, SIDE BRAZED, DIP-48
产品类别存储    存储   
文件大小238KB,共21页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT7130SA55C概述

Dual-Port SRAM, 1KX8, 55ns, CMOS, CDIP48, SIDE BRAZED, DIP-48

IDT7130SA55C规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码DIP
包装说明DIP, DIP48,.6
针数48
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间55 ns
I/O 类型COMMON
JESD-30 代码R-CDIP-T48
JESD-609代码e0
长度60.96 mm
内存密度8192 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度8
功能数量1
端口数量2
端子数量48
字数1024 words
字数代码1000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1KX8
输出特性3-STATE
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP48,.6
封装形状RECTANGULAR
封装形式IN-LINE
并行/串行PARALLEL
峰值回流温度(摄氏度)240
电源5 V
认证状态Not Qualified
座面最大高度4.826 mm
最大待机电流0.015 A
最小待机电流4.5 V
最大压摆率0.155 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间20
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
1K X 8 DUAL-PORT
STATIC SRAM
Features
IDT7130SA/LA
IDT7140SA/LA
High-speed access
– Commercial: 20/25/35/55/100ns (max.)
– Industrial: 25/55/100ns (max.)
– Military: 25/35/55/100ns (max.)
Low-power operation
– IDT7130/IDT7140SA
Active: 550mW (typ.)
Standby: 5mW (typ.)
– IDT7130/IDT7140LA
Active: 550mW (typ.)
Standby: 1mW (typ.)
MASTER IDT7130 easily expands data bus width to 16-or-
more-bits using SLAVE IDT7140
On-chip port arbitration logic (IDT7130 Only)
BUSY
output flag on IDT7130;
BUSY
input on IDT7140
INT
flag for port-to-port communication
Fully asynchronous operation from either port
Battery backup operation–2V data retention (LA only)
TTL-compatible, single 5V ±10% power supply
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Available in 48-pin DIP, LCC and Ceramic Flatpack, 52-pin
PLCC, and 64-pin STQFP and TQFP
Green parts available, see ordering information
Functional Block Diagram
OE
L
CE
L
R/W
L
OE
R
CE
R
R/W
R
I/O
0L
- I/O
7L
I/O
Control
BUSY
L
A
9L
A
0L
(1,2)
I/O
0R
-I/O
7R
I/O
Control
BUSY
R
Address
Decoder
10
,
(1,2)
MEMORY
ARRAY
10
Address
Decoder
A
9R
A
0R
CE
L
OE
L
R/W
L
ARBITRATION
and
INTERRUPT
LOGIC
CE
R
OE
R
R/W
R
INT
L
(2)
INT
R
2689 drw 01
(2)
NOTES:
1. IDT7130 (MASTER):
BUSY
is open drain output and requires pullup resistor.
IDT7140 (SLAVE):
BUSY
is input.
2. Open drain output: requires pullup resistor.
JANUARY 2013
1
DSC-2689/15
©2013 Integrated Device Technology, Inc.
STEVAL-IDB007V1 从0开始----1开发环境的搭建
本帖最后由 viphotman 于 2018-1-8 18:04 编辑 很幸运能参加这次活动,ST的产品入行这么久,一直没有用过,第一次给了你----STEVAL-IDB007V1:) ST 蓝牙STEVAL-IDB007V1 的第一次使用 ......
viphotman 意法半导体-低功耗射频
模拟器启动不了。can not connect device error:0x80004005什么意思
vs2005的自己装的模拟器启动不了。以前可以。好像装了pb之后就不行了。 can not connect device error:0x80004005什么意思...
觉醒 嵌入式系统
uboot中start.S详解
#include #include /* 这段代码的主要作用是初始化硬件设备、建立内存空间的映射图,从而将系统的软硬件环境带到一个合适的状态,以便为最终调用操作系统内核准备好正确的环境 */ #if defi ......
绿茶 嵌入式系统
ZigBee串口透传
求助!我现在需要完成这样的功能:协调器与串口连接,通过串口向协调器发送指令,协调器收到指令后将数据发送给终端(或者是路由),然后终端完成数据采集(ADC或者是温度等),再将采集到的数 ......
lilili123 无线连接
彩信是如何存放的?
Windows mobile 下彩信是以一个.mms 文件存放,还是把各种图片声音单独存放啊?...
duanzhangshan 嵌入式系统
基于高端FPGA的IC验证平台的PI分析
1 引言 大多数非FPGA类型的、高密度IC(如CPU)对去耦电容都有非常明确的要求。由于这些器件仅为执行特定的任务而设计,所以其电源电流需求是固定的,仅在一定范围内有所波动。 然而,FPGA不 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1875  2030  192  2595  2545  20  13  31  40  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved