电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

5962-9152802MYA

产品描述100K SERIES, 5 2-INPUT OR/NOR GATE, CQFP24, CERQUAD-24
产品类别逻辑    逻辑   
文件大小148KB,共9页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
敬请期待 详细参数 选型对比

5962-9152802MYA概述

100K SERIES, 5 2-INPUT OR/NOR GATE, CQFP24, CERQUAD-24

5962-9152802MYA规格参数

参数名称属性值
包装说明QFF, QFL24,.4SQ
Reach Compliance Codeunknown
系列100K
JESD-30 代码S-GQFP-F24
JESD-609代码e0
逻辑集成电路类型OR/NOR GATE
功能数量5
输入次数2
端子数量24
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, GLASS-SEALED
封装代码QFF
封装等效代码QFL24,.4SQ
封装形状SQUARE
封装形式FLATPACK
电源-4.5 V
最大电源电流(ICC)48 mA
Prop。Delay @ Nom-Sup1.8 ns
传播延迟(tpd)1.5 ns
认证状态Not Qualified
施密特触发器NO
筛选级别MIL-STD-883
座面最大高度2.159 mm
表面贴装YES
技术ECL
温度等级MILITARY
端子面层TIN LEAD
端子形式FLAT
端子节距1.27 mm
端子位置QUAD
Base Number Matches1

5962-9152802MYA相似产品对比

5962-9152802MYA 5962-9152802VYA 5962-9152802MXA 5962-9152802VXA 100302DMQB EARS-02-50-GD15-1Y
描述 100K SERIES, 5 2-INPUT OR/NOR GATE, CQFP24, CERQUAD-24 100K SERIES, 5 2-INPUT OR/NOR GATE, CQFP24, CERQUAD-24 100K SERIES, 5 2-INPUT OR/NOR GATE, CDIP24, 0.400 INCH, CERDIP-24 100K SERIES, 5 2-INPUT OR/NOR GATE, CDIP24, 0.400 INCH, CERDIP-24 100K SERIES, 5 2-INPUT OR/NOR GATE, CDIP24, 0.400 INCH, CERDIP-24 Strip Terminal Block
Reach Compliance Code unknown unknown unknown unknown unknown unknown
包装说明 QFF, QFL24,.4SQ QFF, QFL24,.4SQ DIP, DIP24,.4 DIP, DIP24,.4 DIP, DIP24,.4 -
系列 100K 100K 100K 100K 100K -
JESD-30 代码 S-GQFP-F24 S-GQFP-F24 R-GDIP-T24 R-GDIP-T24 R-GDIP-T24 -
JESD-609代码 e0 e0 e0 e0 e0 -
逻辑集成电路类型 OR/NOR GATE OR/NOR GATE OR/NOR GATE OR/NOR GATE OR/NOR GATE -
功能数量 5 5 5 5 5 -
输入次数 2 2 2 2 2 -
端子数量 24 24 24 24 24 -
最高工作温度 125 °C 125 °C 125 °C 125 °C 125 °C -
最低工作温度 -55 °C -55 °C -55 °C -55 °C -55 °C -
封装主体材料 CERAMIC, GLASS-SEALED CERAMIC, GLASS-SEALED CERAMIC, GLASS-SEALED CERAMIC, GLASS-SEALED CERAMIC, GLASS-SEALED -
封装代码 QFF QFF DIP DIP DIP -
封装等效代码 QFL24,.4SQ QFL24,.4SQ DIP24,.4 DIP24,.4 DIP24,.4 -
封装形状 SQUARE SQUARE RECTANGULAR RECTANGULAR RECTANGULAR -
封装形式 FLATPACK FLATPACK IN-LINE IN-LINE IN-LINE -
电源 -4.5 V -4.5 V -4.5 V -4.5 V -4.5 V -
最大电源电流(ICC) 48 mA 48 mA 48 mA 48 mA 48 mA -
Prop。Delay @ Nom-Sup 1.8 ns 1.8 ns 1.8 ns 1.8 ns 1.7 ns -
传播延迟(tpd) 1.5 ns 1.5 ns 1.5 ns 1.5 ns 1.5 ns -
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified -
施密特触发器 NO NO NO NO NO -
筛选级别 MIL-STD-883 MIL-PRF-38535 Class V MIL-STD-883 MIL-PRF-38535 Class V MIL-STD-883 Class B -
座面最大高度 2.159 mm 2.159 mm 5.72 mm 5.72 mm 5.72 mm -
表面贴装 YES YES NO NO NO -
技术 ECL ECL ECL ECL ECL -
温度等级 MILITARY MILITARY MILITARY MILITARY MILITARY -
端子面层 TIN LEAD TIN LEAD TIN LEAD TIN LEAD Tin/Lead (Sn/Pb) -
端子形式 FLAT FLAT THROUGH-HOLE THROUGH-HOLE THROUGH-HOLE -
端子节距 1.27 mm 1.27 mm 2.54 mm 2.54 mm 2.54 mm -
端子位置 QUAD QUAD DUAL DUAL DUAL -
Base Number Matches 1 1 1 1 1 -
求助:AGC自动增益控制 (请大家帮忙看看这个电路图对不对)
25104 实现:AGC自动增益控制 这个图是不是对呢?该如何修改呢? 请大家帮忙~~...
绿茶 模拟电子
[转载]verilog中对inout信号的处理
原文地址:verilog中对inout信号的处理作者:bbccy 1、inout端口不能被赋值为reg型,因此,不能用于always语句中。 2、if等条件语句只能用于initial语句及always语句。 3、因此,对于i ......
ming1005 FPGA/CPLD
MAX V系列CPLD支持PLL么
MAX V系列CPLD支持PLL么,不支持怎么办~求大神帮忙,我暂时用的是QuartusII 11.0,里面没有显示我的5M80ZE64C5N可以用PLL。...
kimi170 FPGA/CPLD
恒流充电的电路原理
【不懂就问】 如图下,最上面的VCC是变压器二次侧的一路输出 其中指明运放U1A是过压关断作用 运放U1B是恒流充电作用 【1】U1B的恒流充电是给R12左边的vcc7.5v充电吗? 【2】在正常工作时, ......
shaorc 电源技术
无线收发芯片中天线的阻抗匹配要求要怎么如何提出?
231334 由于初次接触无线这块,目前我们用CC1101这个芯片来做无线收发,目前收发距离不是很理想,想在PCB中和天线上做阻抗控制,但是不知道这个要求要怎么来说明,请问上图中这个50ohm是什么意 ......
fdaf8412 无线连接
请问大家都是怎么核算PCB材料成本的?
PCB材料系列那么多,又没有详细介绍的,发挥到极致那种。。。。。 ...
btty038 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 207  2484  2557  1119  2459  18  36  12  46  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved