电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC78M0000DGR

产品描述CMOS/TTL Output Clock Oscillator, 78MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WC78M0000DGR概述

CMOS/TTL Output Clock Oscillator, 78MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC78M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率78 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
强大的Linux 怎么可能没有类似wince 下的编译错误文件?!
编译Android的时候输出杂乱无章的无数错误的确不好看,我想Linux肯定有类似wince 的错误输出文件build.err等类似的文件的,或者有命令,于是问问做Linux比较久的人和度娘终于有了! ......
Wince.Android 嵌入式系统
【兆易GD32F310测评】+OLED屏显示驱动
对于GD32F310这种引脚不多、能耗低的MCU,要为它配上一个有效的显示器件,I2C接口的OLED屏自然是首先之一。 为便于灵活性的使用,这里是采用GPIO口模拟的方式来实现其显示驱动。 为保证引 ......
jinglixixi GD32 MCU
今天是高考第二天,来聊一聊那些陪考的人们和寓意美好的高考祝福
今天是高考第二天,在这里先祝莘莘学子一切顺利,心想事成! 高考,不仅是高三学子的奋斗,同样是一个个家庭在奋斗。学子们在考场上奋笔直书,家长和老师们在场外紧张等候,社会各个团体也都 ......
okhxyyo 聊聊、笑笑、闹闹
3G建设,警惕重复建设
中国电信业竞争格局的形成让消费者尝到了资费降低、服务改善的种种好处,但在这种繁荣的背后,一个不可忽视的问题是:电信领域的重复建设已经到了非常严重的地步。   中国电信北京研究院无线 ......
JasonYoo 无线连接
能量回馈问题
1、异步电机工频运行时,与电网直接连接,发电制动时,产生的能量自动回馈电网,没有任何障碍,不需要任何中间设备; 2、异步电机变频调速时,电机与电网通过变频器间接连接,切断了发电制动 ......
eeleader 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1809  2190  1329  2800  323  53  49  35  1  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved