电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530WC784M000DG

产品描述CMOS/TTL Output Clock Oscillator, 784MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530WC784M000DG概述

CMOS/TTL Output Clock Oscillator, 784MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530WC784M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率784 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有个提议
希望那个大牛可以出一个4层到8层板的设计实例,从原理图到PCB,然后再加上仿真等详细的介绍绘制多层PCB时的注意事项。并最终制作实物,于此同时大家可以提出自己的看法并谈论一下设计中 ......
908508455a PCB设计
两个关于计算机网络的问题(无线网络理论知识)
第一个问题是关于hidden terminal的,问题是假如网络环境内的所有terminal都可以侦测到其他terminal,为什么还会有冲突的发生? 第二个问题是在下述MAC scheme中(FDMA, fixed TDMA, Aloha, Slo ......
hudoudou 嵌入式系统
利用Sub-1 GHz Linux Gateway软件开发套件设计楼宇安保系统
楼宇安保系统在许多系统拓扑结构中都有应用,从简易警报系统到复杂的传感器网络,所有这些都报告给作为枢纽的主安全面板。根据其部署模式,这些系统可能是有线的,也可能是无线的;无线系统会利 ......
alan000345 TI技术论坛
推荐一个xilinx的fpga开发板
本人是个小萌新,想买个xilinx的fpga开发板,不是大款,想买个经济实惠点的,好用的,谢谢 ...
刘123 FPGA/CPLD
wake-up时,没有收到电源管理的D0
我正在调试Windows Mobile下的Audio Driver,发现: 在某些情况下,系统wake-up回来,可以收到PowerUp,但是不能收到D0 不知道哪位兄弟碰到过这种情况?...
hhhhh88 嵌入式系统
关于TMS470R1A288PGEA的加密原理
这里是否有大神用过TMS470R1A288PGEA的ARM片子的? 关于这个片子的安全性是否有大神介绍一下,就是这个片子的加密方式,安全等级 TI官方资料里面根本查不到相关资料,烧录时没找到加密选项 ......
Brucesun1982 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2505  1039  2683  1675  110  22  27  4  36  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved