电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MC352M000DGR

产品描述LVPECL Output Clock Oscillator, 352MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MC352M000DGR概述

LVPECL Output Clock Oscillator, 352MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MC352M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率352 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
波形采集存储显示程序
最近在搞波形采集存储及显示程序,原理基本可以搞懂。就是先采集模拟信号经AD转换成数字信号,用flash进行存储,再通过12864进行显示,但是具体到程序就难以下手,请大侠给点帮助...
515164595 微控制器 MCU
6410,RTC时间保存问题??
好长时间没上eeworld上问问题了。。 请教个问题:6410的平台, 冷启动后,时间没有保存,一直是1980年,请问是什么原因。 硬件配置:系统断电后,RTC时钟正常,VDD_RTC引脚,有3V电压。...
moffice 嵌入式系统
简易逆变器电路.jpg
本帖最后由 paulhyde 于 2014-9-15 09:10 编辑 简易逆变器电路.jpg ...
zhshmzd123654 电子竞赛
D题自激振荡怎么消除啊!!!!!!!!!
D题自激振荡怎么消除啊!!!!!!!!!...
wsxph 综合技术交流
PCB图纸初步画好,但是我是新手不明白自己的问题,希望得到大家的意见和帮助
PCB图纸初步画好,但是我是新手不明白自己的问题,希望得到大家的意见和帮助,自己画来画去总感觉不是很满意,感觉有大问题,我画的是一块18V电池供电的无刷电机主控板。附近是原理图 ...
Hubble林 PCB设计
vxWorks 6.2 中的浮点运算问题
CPU :AMCC-440EPx 操作系统 :VxWorks 6.2 开发环境 :WorkBench 2.4 当使用浮点运行时,结果不正确,在Config.h配置了以下内容: #undef INCLUDE_SW_FP #define INCLUDE_HW_FP #defin ......
lian 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 349  2626  1955  580  2086  30  36  38  29  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved