电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA788M000BGR

产品描述LVPECL Output Clock Oscillator, 788MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530EA788M000BGR概述

LVPECL Output Clock Oscillator, 788MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA788M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率788 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
单片机通信反掉了
我使用了一个使用上下位机的软件,上位机控制下位机,刚开始的时候功能是很好的,但是突然所有的功能都反掉了,这是什么原因呢?跟WINDRIVER有关吗?如果有关,是为什么?...
精灵小妹 嵌入式系统
GD32环回模式CAN_TX引脚测不到数据
用例程GD32环回模式,发送和接收数据正常,在CAN_TX引脚上测不到数据,求大佬指点一下。 ...
YX1481756188 GD32 MCU
收一块cpld开发板,再来个top2005+编程器
收一块cpld开发板,再来个top2005+编程器...
osoon2008 淘e淘
FSMC对IS61LV25616的时序?
哪位仁兄用过STM32成功控制IS61LV25616,能不能给个FSMC时序参数的设置,感激不尽。...
fengjunmail stm32/stm8
【创龙TL570x-EVM】使用新版Prossessor SDK 并创建工作环境
本帖最后由 北方 于 2022-6-24 11:17 编辑 1、新版的sdk提供的是启动uboot,linux kenal,rootfs的全套工具,而且提供了官方包括beaglebone的sd影像文件wic,但是如何采用新的系统,看来和04版 ......
北方 DSP 与 ARM 处理器
Lattice 的LCMX0640C 的时钟与复位
看到一块板子,LCMX0640C是100pin的,74个I/O全部用了,但是没有晶振也没有复位信号输入,问下到底是怎么样工作的? 假如有内部时钟,那怎么弄?不懂哎。还有altera的什么可以代替LCMX0640C啊? ......
hmy0569 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2403  2666  1695  1881  1250  3  1  47  41  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved