电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HCS21DMSR

产品描述HC/UH SERIES, DUAL 4-INPUT AND GATE, CDIP14
产品类别逻辑    逻辑   
文件大小183KB,共8页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 选型对比 全文预览

HCS21DMSR概述

HC/UH SERIES, DUAL 4-INPUT AND GATE, CDIP14

HCS21DMSR规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Renesas(瑞萨电子)
零件包装代码DIP
包装说明DIP-14
针数14
Reach Compliance Codenot_compliant
系列HC/UH
JESD-30 代码R-CDIP-T14
JESD-609代码e0
长度19.43 mm
负载电容(CL)50 pF
逻辑集成电路类型AND GATE
功能数量2
输入次数4
端子数量14
最高工作温度125 °C
最低工作温度-55 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP14,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
Prop。Delay @ Nom-Sup22 ns
传播延迟(tpd)22 ns
认证状态Not Qualified
施密特触发器NO
筛选级别MIL-PRF-38535 Class V
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
总剂量200k Rad(Si) V
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
HCS21MS
September 1995
Radiation Hardened
Dual 4-Input AND Gate
Pinouts
14 LEAD CERAMIC DUAL-IN-LINE
METAL SEAL PACKAGE (SBDIP)
MIL-STD-1835 CDIP2-T14, LEAD FINISH C
TOP VIEW
A1 1
B1 2
NC 3
C1 4
D1 5
Y1 6
GND 7
14 VCC
13 D2
12 C2
11 NC
10 B2
9 A2
8 Y2
Features
• 3 Micron Radiation Hardened SOS CMOS
• Total Dose 200K RAD (Si)
• SEP Effective LET No Upsets: >100 MEV-cm
2
/mg
• Single Event Upset (SEU) Immunity < 2 x 10
-9
Errors/Bit-Day
(Typ)
• Dose Rate Survivability: >1 x 10
12
RAD (Si)/s
• Dose Rate Upset >10
10
RAD (Si)/s 20ns Pulse
• Latch-Up Free Under Any Conditions
• Military Temperature Range: -55
o
C to +125
o
C
• Significant Power Reduction Compared to LSTTL ICs
• DC Operating Voltage Range: 4.5V to 5.5V
• Input Logic Levels
- VIL = 30% of VCC Max
- VIH = 70% of VCC Min
• Input Current Levels Ii
5µA at VOL, VOH
14 LEAD CERAMIC METAL SEAL FLATPACK PACKAGE
(FLATPACK) MIL-STD-1835 CDFP3-F14, LEAD FINISH C
TOP VIEW
A1
B1
NC
1
2
3
4
5
6
7
14
13
12
11
10
9
8
VCC
D2
C2
NC
B2
A2
Y2
Description
The Intersil HCS21MS is a Radiation Hardened Dual Input AND
Gate. A high on all inputs forces the output to a High state.
The HCS21MS utilizes advanced CMOS/SOS technology to
achieve high-speed operation. This device is a member of radia-
tion hardened, high-speed, CMOS/SOS Logic Family.
The HCS21MS is supplied in a 14 lead Ceramic flatpack (K suffix)
or a SBDIP Package (D suffix).
C1
D1
Y1
GND
Functional Diagram
An (1, 9)
Ordering Information
PART
NUMBER
HCS21DMSR
TEMPERATURE
RANGE
-55
o
C to +125
o
C
SCREENING
LEVEL
Intersil Class
S Equivalent
Intersil Class
S Equivalent
Sample
PACKAGE
Bn (2, 10)
Yn (6, 8)
Cn (4, 12)
Dn (5, 13)
14 Lead SBDIP
TRUTH TABLE
HCS21KMSR
-55
o
C to +125
o
C
14 Lead Ceramic
Flatpack
An
14 Lead SBDIP
L
X
X
L
X
X
H
INPUTS
Bn
Cn
X
X
L
X
HX
Dn
X
X
X
L
H
OUTPUTS
Yn
L
L
L
L
H
HCS21D/
Sample
HCS21K/
Sample
HCS21HMSR
+25
o
C
+25
o
C
Sample
14 Lead Ceramic
Flatpack
Die
X
X
+25
o
C
Die
H
NOTE: L = Logic Level Low, H = Logic level High, X = Don’t
Care
CAUTION: These devices are sensitive to electrostatic discharge; follow proper IC Handling Procedures.
1-888-INTERSIL or 321-724-7143 | Copyright © Intersil Corporation 1999
Spec Number
File Number
53
518762
3052.1

HCS21DMSR相似产品对比

HCS21DMSR HCS21KMSR
描述 HC/UH SERIES, DUAL 4-INPUT AND GATE, CDIP14 HC/UH SERIES, DUAL 4-INPUT AND GATE, CDFP14
是否Rohs认证 不符合 不符合
厂商名称 Renesas(瑞萨电子) Renesas(瑞萨电子)
零件包装代码 DIP DFP
包装说明 DIP-14 DFP, FL14,.3
针数 14 14
Reach Compliance Code not_compliant not_compliant
系列 HC/UH HC/UH
JESD-30 代码 R-CDIP-T14 R-CDFP-F14
JESD-609代码 e0 e0
长度 19.43 mm 9.525 mm
负载电容(CL) 50 pF 50 pF
逻辑集成电路类型 AND GATE AND GATE
功能数量 2 2
输入次数 4 4
端子数量 14 14
最高工作温度 125 °C 125 °C
最低工作温度 -55 °C -55 °C
封装主体材料 CERAMIC, METAL-SEALED COFIRED CERAMIC, METAL-SEALED COFIRED
封装代码 DIP DFP
封装等效代码 DIP14,.3 FL14,.3
封装形状 RECTANGULAR RECTANGULAR
封装形式 IN-LINE FLATPACK
峰值回流温度(摄氏度) NOT SPECIFIED NOT SPECIFIED
电源 5 V 5 V
Prop。Delay @ Nom-Sup 22 ns 22 ns
传播延迟(tpd) 22 ns 22 ns
认证状态 Not Qualified Not Qualified
施密特触发器 NO NO
筛选级别 MIL-PRF-38535 Class V MIL-PRF-38535 Class V
座面最大高度 5.08 mm 5.08 mm
最大供电电压 (Vsup) 5.5 V 5.5 V
最小供电电压 (Vsup) 4.5 V 4.5 V
标称供电电压 (Vsup) 5 V 5 V
表面贴装 NO YES
技术 CMOS CMOS
温度等级 MILITARY MILITARY
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
端子形式 THROUGH-HOLE FLAT
端子节距 2.54 mm 2.54 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED NOT SPECIFIED
总剂量 200k Rad(Si) V 200k Rad(Si) V
宽度 7.62 mm 7.62 mm

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1876  2247  1470  2544  2497  42  3  14  23  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved