电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EC304M000DG

产品描述LVPECL Output Clock Oscillator, 304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531EC304M000DG概述

LVPECL Output Clock Oscillator, 304MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EC304M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率304 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
爱情没有天道酬勤
我从来没有做过像今天如此真实的梦,仿佛触手可及。梦里,我挽着郗强的胳膊上步行电梯。他穿着浅蓝色的牛仔裤、黑色的皮夹克,白色T恤的帽子翻在夹克外面,脸上挂着淡淡的笑,煞是好看。我没头 ......
sunhope 聊聊、笑笑、闹闹
LM3S9B96 uip1.0协议栈?
enet.uip 这个例程 看的太费劲了,用了一堆third_party里的文件,uip.c这个文件需要弄懂吗?一堆宏定义啊,,,有木有好的方法啊。。。。...
喜鹊王子 微控制器 MCU
我该如何读取文件呢?
MDK环境下,我想在SDRAM中运行对nand的编程操作,结果一使用fopen就程序挂掉了。 以前学校里用的TUBOR 2.0中打开文件等操作只需要包含个头文件, 就OK了。。。这让我以为在MDK下照样可以 ......
duibuqi 嵌入式系统
求可控分频器的VHDL
输入的是20MHZ的频率,目标频率是1700HZ,分频数不是整数, 不清楚分频原理和这个分频器的VHDL. 请各位帮忙解决!...
hconfeng 嵌入式系统
EEWORLD大学堂----跟随格兰特 ? 今原一起到日本,探秘长崎机器人酒店
跟随格兰特 ? 今原一起到日本,探秘长崎机器人酒店:https://training.eeworld.com.cn/course/5163...
木犯001号 机器人开发
从C到嵌入式C编程语言---入门实用深入
从C到嵌入式C编程语言---入门实用深入 本书分为三部分:第一部分是C语言基础,介绍PC机使用的C;第二部分是8位嵌入式C语言,介绍8051的C;第三部分是16位嵌入式C语言,介绍80C51XA的C。 ......
tiankai001 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1710  1041  293  1234  2611  44  29  10  18  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved