电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB674M000DGR

产品描述LVDS Output Clock Oscillator, 674MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531NB674M000DGR概述

LVDS Output Clock Oscillator, 674MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB674M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率674 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
免费申请: 米尔ARM+FPGA架构之作MYD-JX8MMA7开发板,NXP i.MX8M及Xilinx Artix7
型号:MYD-JX8MMA7-8E2D-32Q256D-160-I 工业级/商业级,价值1298元 数量:2套 MYC-JX8MMA7核心板及开发板采用NXP i.MX8M Mini及Xilinx Artix-7处理器,四核 Cortex-A53、Cortex-M4、Art ......
EEWORLD社区 机器人开发
BUCK在开关断开时电感两端电压是怎么一个变化过程?
663212图片描述: 这张图讨论的是开关开断时候电感电流斜率的变化。 我的分析: 想知道电感电流怎么变化要先理清楚电感两端电压是怎么变化的。 开关闭合分析: 电感两端的电 ......
普拉卡图 开关电源学习小组
[EETalk]你买到过虚标电池吗?来聊一聊如何避坑吧
家里有小朋友的,肯定都有那么几个会动的玩具,需要用上电池。 管管买过好几家电池,容量都一样,但是真的很.....不.......耐.........用 .........啊!!!!!! 不耐用到什么程度?? ......
okhxyyo 电源技术
AD转PADS求助
谁有网上说的PADS Layout Translate工具?现在想把AD文件转为PADS文件,哪位朋友有,请私信。 万分感谢! ...
呜呼哀哉 模拟电子
有没有关于各位版主擅长领域介绍的帖子
咱们这版主很多,都挺厉害的,可也各有所长吧,有没有各版主擅长领域的介绍帖? ...
呜呼哀哉 模拟电子
《开关电源磁性元件理论及设计》
这本书不错,讲得比较全面,内容详实。强烈建议学习开关电源的新手仔细阅读。 《开关电源磁性元件理论及设计》 ...
maychang 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1407  1790  1788  283  1879  47  34  59  50  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved