电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V416S12PHGI

产品描述Standard SRAM, 256KX16, 12ns, CMOS, PDSO44, 0.400 INCH, TSOP2-44
产品类别存储    存储   
文件大小87KB,共9页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

IDT71V416S12PHGI概述

Standard SRAM, 256KX16, 12ns, CMOS, PDSO44, 0.400 INCH, TSOP2-44

IDT71V416S12PHGI规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
零件包装代码TSOP2
包装说明TSOP2, TSOP44,.46,32
针数44
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间12 ns
I/O 类型COMMON
JESD-30 代码R-PDSO-G44
JESD-609代码e3
长度18.41 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度16
湿度敏感等级3
功能数量1
端子数量44
字数262144 words
字数代码256000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织256KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TSOP2
封装等效代码TSOP44,.46,32
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度1.2 mm
最大待机电流0.02 A
最小待机电流3 V
最大压摆率0.18 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.8 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
3.3V CMOS Static RAM
4 Meg (256K x 16-Bit)
Features
IDT71V416S
IDT71V416L
Description
The IDT71V416 is a 4,194,304-bit high-speed Static RAM organized
as 256K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V416 has an output enable pin which operates as fast as
5ns, with address access times as fast as 10ns. All bidirectional inputs and
outputs of the IDT71V416 are LVTTL-compatible and operation is from a
single 3.3V supply. Fully static asynchronous circuitry is used, requiring
no clocks or refresh for operation.
The IDT71V416 is packaged in a 44-pin, 400 mil Plastic SOJ and a
44-pin, 400 mil TSOP Type II package and a 48 ball grid array, 9mm x
9mm package.
256K x 16 advanced high-speed CMOS Static RAM
JEDEC Center Power / GND pinout for reduced noise.
Equal access and cycle times
– Commercial and Industrial: 10/12/15ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin, 400 mil plastic SOJ package and a 44-
pin, 400 mil TSOP Type II package and a 48 ball grid array,
9mm x 9mm package.
Functional Block Diagram
OE
Output
Enable
Buffer
A0 - A17
Address
Buffers
Row / Column
Decoders
8
CS
Chip
Select
Buffer
8
Sense
Amps
and
Write
Drivers
High
Byte
Output
Buffer
High
Byte
Write
Buffer
8
I/O 15
8
I/O 8
4,194,304-bit
Memory
Array
WE
Write
Enable
Buffer
16
8
Low
Byte
Output
Buffer
Low
Byte
Write
Buffer
8
I/O 7
8
8
I/O 0
BHE
Byte
Enable
Buffers
BLE
3624 drw 01
JANUARY 2004
1
©2004 Integrated Device Technology, Inc.
DSC-3624/09
假期一打开论坛,就是那个东方鸿运的链接。。。
国庆当天好像根本连不上了 接下来的几天一打开,先是跳到东方鸿运那个垃圾网站 统统关闭之后再次打开,然后是挂着那个垃圾网站广告的论坛,和我以前发帖一样的。。。 看来么有根本解决啊 论 ......
wgsxsm 聊聊、笑笑、闹闹
上海-美资-RF Engineer
上海美资企业招聘射频工程师2位,2年以上相关工作经验(无线、天线行业)。 有想了解的可以站内短我,与我取得联系,谢谢!...
cathylu0715 求职招聘
宝宝秀--女电子工程师的宝宝2
这是第二阶段,1-2岁。这阶段的特点是害羞,我们去厦门旅游,一直藏在我后面。 我爱吃胡萝卜 46984 电视真好看 46985 这个你要吗? 46986 厦门海边书法广场(边上是爸爸的手) ......
jixfjixf 聊聊、笑笑、闹闹
关于变化线宽的问题
我要对一个0.8mm间距的BGA芯片布线,在芯片引脚间走线线宽取为5mil,然后引到芯片外面以后变线宽为10mil,请问这样变化线宽对信号会产生影响吗?...
ye9165 PCB设计
TL431导通时压降的问题
如图,当Vout在3.0V和3.5V切换时,S_RX电压会不会在Vout和0V跳变?即当Vref超过1.24V,TLV341导通时,S_RX会降到接近0V吗? ...
tanchengfang 模拟电子
有没有好的办法实现大幅度降频?!
是典型的高速处理器与慢速外设之间的通信问题,我的设想是尽可能减少硬件而实现通信.现在DSP的频率为40MHz,还可以降些下来,但是不能降得过低,最好是不降,因为还要与别的DSP通信. 而慢速外设的频 ......
emailli 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2532  595  2393  842  2026  20  19  18  14  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved