电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7M6243CLC4E

产品描述Power Supply Support Circuit, Adjustable, 1 Channel, PDSO4, LEAD FREE, SC-70, 4 PIN
产品类别电源/电源管理    电源电路   
文件大小466KB,共11页
制造商Diodes Incorporated
标准
下载文档 详细参数 全文预览

PT7M6243CLC4E概述

Power Supply Support Circuit, Adjustable, 1 Channel, PDSO4, LEAD FREE, SC-70, 4 PIN

PT7M6243CLC4E规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Diodes Incorporated
包装说明TSOP,
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性DETECTION THRESHOLD VOLTAGE IS 4.3V
可调阈值YES
模拟集成电路 - 其他类型POWER SUPPLY SUPPORT CIRCUIT
JESD-30 代码R-PDSO-G4
JESD-609代码e3
长度2 mm
湿度敏感等级1
信道数量1
功能数量1
端子数量4
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)3 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.3 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度1.25 mm
Base Number Matches1

文档预览

下载PDF文档
PT7M6218-6250CL/CH /NL
|||||||||||||||||||||||||||||||||||||||||||||||||||
||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Voltage Detector
Features
Highly precision:
±1.5%
(25°
±2.5%(-40°
C);
C
to +85°
C);
Low power consumption: 1.0μA @ 3.6V Vcc
Detect voltage range: 1.8 to 5V in 100mV
increments
Operating voltage range: 1.2V ~ 5.5V
Output configuration: N-channel open drain or
CMOS
Special threshold voltage product according to
customer need
Operating temperature range: -40° to + 85°
C
C
Detect voltage temperature characteristics:
2.5%
TYP
Description
The PT7M62xx serials of ultra-low-power voltage
detectors monitor battery, power-supply and system
voltages. Each circuit includes a precision bandgap
reference, a comparator, internally trimmed resistor
networks that set specified trip thresholds, and an
internal 5% threshold hysteresis circuit. Output is
asserted when V
CC
rises above V
TH+
(V
TH+
= V
TH-
×
1.05) and remains asserted until V
CC
falls below the
internal V
TH-
. These devices provide excellent circuit
reliability and low cost by eliminating external
components and adjustments when monitoring nominal
system voltages from +1.8V to +5V in 100mV
increments. The series are voltage detectors with a
propagation delay of 20µ
CC
rise).
s(V
The family is available with three output stage options:
push-pull with active-low output, push-pull with
active-high output, and open drain with active-low
output.
Function Comparison Table
Reset Output
Item
1
2
3
Part No.
PT7M62xxCL
PT7M62xxCH
PT7M62xxNL
Open-Drain
Active high
Active low
-
-
-
-
-
Push-Pull
Active high
Active low
-
-
-
-
Threshold
1.8V to 5.0V in 100mV
increments
2013-04-0013
1
PT0270-2
05/10/13
使用TI DSP编程时钟电路选择原则和电平变换的方法
1,系统中要求多个不同频率的时钟信号时,首选可编程时钟芯片; 2,单一时钟信号时,选择晶体时钟电路; 3,多个同频时钟信号时,选择晶振; 4,尽量使用DSP片内的PLL,降低片外时钟频率,提高系统 ......
fish001 DSP 与 ARM 处理器
薄膜电容
薄膜电容的基本知识...
fighting 分立器件
易电源心得体会--易电源果然是“易”
易电源给我的初次印象就是易用性。这一点在相关资料里已经映证了。通过学习,我发现易电源性能还是非常不错的,而其微小的封装却是一大亮点,非常适合微小解决方案的应用。易电源模块让工程师们 ......
wzjhuohua 模拟与混合信号
紧急求助!
我现在需要将5兆方波转成5兆正弦波?那位大哥做过?最好有现成的电路图,采用教材上滤波的方式,理论上可以实际操作很难的。谢谢,感激不尽! 我的QQ:739467432 新箱:sujianfeng6601@yahoo. ......
sujianfeng6601 模拟电子
EEWORLD大学堂----基于VHDL的FPGA与NIOS II实例精炼
基于VHDL的FPGA与NIOS II实例精炼:https://training.eeworld.com.cn/course/4565QuartusⅡ软件的基本操作、VHDL语法介绍、FPGA设计实例和NiosⅡ设计实例。首先介绍了QuartusⅡ的基本操作,包括 ......
老白菜 FPGA/CPLD
有没有做过管理型交换机?
交换机芯片用的什么啊,求推荐,资料齐全的...
youmuren NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 58  2478  28  68  2013  47  24  14  54  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved