电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UC997M000DG

产品描述CMOS/TTL Output Clock Oscillator, 997MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531UC997M000DG概述

CMOS/TTL Output Clock Oscillator, 997MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UC997M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率997 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TMS320C66x编译的常用选项
c6x的编译的常用选项 (一)c6x的编译程序为“cl6x.exe”使用的方法 Cl6x Cl6x: 编译程序 Options: 编译选项 Filenames: C或汇编源文件 说明: 编译选项是一个字母或者两 ......
Aguilera 微控制器 MCU
电子竞赛论文写作——设计报告写作方法
本帖最后由 paulhyde 于 2014-9-15 09:08 编辑 电子竞赛论文写作——设计报告写作方法 ...
剑雪紫轩 电子竞赛
PhotoMOS光耦AQY221N2V
松下的AQY221N2V这颗料,淘宝上的能用嘛? 在ickey看到的价格一颗50-60块钱 淘宝上一颗只要2-3块钱 ickey上的实在太贵,但是淘宝上两三块的靠谱吗,能用嘛? 各位有什么推荐,哪些渠道能买 ......
zxtxin 模拟电子
PCB业余制作基本方法和工艺流程
一、印刷电路板基本制作方法 1.用复写纸将布线图复制到复铜墙铁壁板上:复制前应先用锉刀将复铜板四周边缘锉至平直整齐,而且尺寸尽量与设计图纸尺寸相符,并将复写纸裁成与复铜板一样的尺寸, ......
咖啡不加糖 PCB设计
Cyclone V试用报告三 Cyclone V在多电平逆变器中应用探讨
前一段时间电池充电状态管理的项目已接近尾声,考虑到Cyclone V板试用情况,拆换起来挺麻烦,过一段时间就要还回去了,打算用板子实现多电平逆变器的控制。 首先谈一下多电平逆变器的概念 ......
buer1209 FPGA/CPLD
洗衣机洗涤程序控制器
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 设计一个洗衣机洗涤程序控制器,控制洗衣机的电机作如下规律运转: 用两位数码管预置洗涤时间(分钟数),洗涤过程在送入预置时间后开 ......
探路者 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1525  2776  1653  1237  505  28  25  43  54  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved