电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1N5062GP/68

产品描述Rectifier Diode, 1 Element, 1A, 800V V(RRM), Silicon, DO-204AC, PLASTIC, DO-15, 2 PIN
产品类别分立半导体    二极管   
文件大小330KB,共4页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 详细参数 全文预览

1N5062GP/68概述

Rectifier Diode, 1 Element, 1A, 800V V(RRM), Silicon, DO-204AC, PLASTIC, DO-15, 2 PIN

1N5062GP/68规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码DO-15
包装说明O-PALF-W2
针数2
Reach Compliance Codeunknow
ECCN代码EAR99
其他特性FREE WHEELING DIODE, LOW LEAKAGE CURRENT
外壳连接ISOLATED
配置SINGLE
二极管元件材料SILICON
二极管类型RECTIFIER DIODE
JEDEC-95代码DO-204AC
JESD-30 代码O-PALF-W2
JESD-609代码e0
元件数量1
端子数量2
最高工作温度175 °C
最低工作温度-65 °C
最大输出电流1 A
封装主体材料PLASTIC/EPOXY
封装形状ROUND
封装形式LONG FORM
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
最大重复峰值反向电压800 V
最大反向恢复时间2 µs
表面贴装NO
端子面层TIN LEAD
端子形式WIRE
端子位置AXIAL
处于峰值回流温度下的最长时间NOT SPECIFIED
Base Number Matches1

文档预览

下载PDF文档
1N5059GP thru 1N5062GP
Vishay General Semiconductor
Glass Passivated Junction Rectifier
Major Ratings and Characteristics
I
F(AV)
V
RRM
I
FSM
I
R
V
F
T
j
max.
1.0 A
200 V to 800 V
50 A
5.0 µA
1.2 V
175 °C
®
ted*
n
Pate
* Glass-plastic encapsulation
technique is covered by
Patent No. 3,996,602, and
brazed-lead assembly
by Patent No. 3,930,306
DO-204AC (DO-15)
Features
• Superectifier structure for High Reliability
application
• Cavity-free glass-passivated junction
• Low forward voltage drop
• Low leakage current
• High forward surge capability
• Meets environmental standard MIL-S-19500
• Solder Dip 260 °C, 40 seconds
Mechanical Data
Case:
DO-204AC, molded epoxy over glass body
Epoxy meets UL-94V-0 Flammability rating
Terminals:
Matte tin plated leads, solderable per
J-STD-002B and JESD22-B102D
E3 suffix for commercial grade, HE3 suffix for high
reliability grade (AEC Q101 qualified)
Polarity:
Color band denotes cathode end
Typical Applications
For use in general purpose rectification of power sup-
plies, inverters, converters and freewheeling diodes
application
Maximum Ratings
(T
A
= 25 °C unless otherwise noted)
Parameter
* Maximum repetitive peak reverse voltage
Maximum RMS voltage
* Maximum DC blocking voltage
* Maximum average forward rectified current 0.375"
(9.5 mm) lead length at T
A
= 75 °C
* Peak forward surge current 8.3 ms single half
sine-wave superimposed on rated load
* Maximum full load reverse current, full cycle
average 0.375" (9.5 mm) lead length at
Operating junction and storage temperature range
T
A
= 25 °C
T
A
= 75 °C
Symbol 1N5059GP 1N5060GP 1N5061GP 1N5062GP
V
RRM
V
RMS
V
DC
I
F(AV)
I
FSM
I
R(AV)
T
J
, T
STG
200
140
200
400
280
400
1.0
50
5.0
150
- 65 to + 175
600
420
600
800
560
800
Unit
V
V
V
A
A
µA
°C
Document Number 88513
17-Oct-05
www.vishay.com
1
wince下的CMMB播放程序
谁有这样的程序,急求,可以和我联系. email:gcgaoxj@yahoo.com 本帖最后由 dreaming123 于 2011-3-16 21:42 编辑 ]...
dreaming123 嵌入式系统
FPGA设计的四种常用思想与技巧
本文讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工作种取得 ......
rain FPGA/CPLD
磁翻板液位计安装用户应该怎么安装
1、 磁翻板液位计一开始选择安装位置时就应该要注意避开选择远离物料的出口或进口,以离止物料流体因自身局部区域的剧烈变化,而影响液位计的测量结果; 2、当配有远传配套仪表时,需要注意 ......
cfybhd 传感器
为什么我测p1.0只有0.5v,而led1却亮了, 只有p1.1~3是高电平???
#include "io430.h"#include "intrinsics.h" int main( void ) { WDTCTL = WDTPW + WDTHOLD; //禁止看门狗计数 P1DIR = 0xff; P1OUT = 0xf0; while(1) { __delay_cycles(50000); P1O ......
莫华健 微控制器 MCU
Windows CE 5.0的ARMV4I补丁求种
Windows CE 5.0的ARMV4I补丁,名称如下: WinCEPB50-051231-Product-Update-Rollup-Armv4I.msi WinCEPB50-060131-2006M01-Armv4I.msi WinCEPB50-060228-2006M02-Armv4I.msi WinCEPB50- ......
gaoxiao 嵌入式系统
PCB设计中可能遇到的问题及解答
问题: Query:在从原理图更新到PCB的时候,如何保持原有器件的布局? 在Protel中,通常都会遇到需要修改原理图时,如何保持原有PCB板中器件的布局的问题。下面讲述一种有效的方式就是在PCB编辑窗口 ......
songbo PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 715  2192  958  1407  172  31  59  48  49  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved