电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1405M00BG

产品描述LVPECL Output Clock Oscillator, 1405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530AB1405M00BG概述

LVPECL Output Clock Oscillator, 1405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1405M00BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1405 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
如何通过DMA来接收串口数据?
若串口DMA接收的字节数据个数配置成8,并开数据全部完成DMA中断;而发送一端发送7个数据之后就不再发送数据了。那我如何能知道串口已接收到了7个数据??...
kqyrabbit stm32/stm8
前辈们请帮忙看一道模拟电子的一道定性判断题,谢谢啦~~
如图所示,是一道定性判断题,图1是题目,图2是解答,图3是解答里给出的典型值。 第1问和第2问的第二个空不选C,答案给出的解释是C的输入电阻太小,会降低A或D的电压放大倍数(A、D的电压放大 ......
lllxxq141592654 模拟电子
在调LCD驱动时,屏幕显示有时正的,有时倒的,怎么回事?
在调LCD驱动时,屏幕显示有时正的,有时倒的,怎么回事? 在WinCE上调LCD驱动时,同一个驱动,反复启动,屏幕显示有时正的,有时倒的,怎么回事? 同一个驱动, 反复启动,发现每次LCD输 ......
yy0216 嵌入式系统
入门【智能建筑】之“综合布线系统”[338页]
38957 38958...
zcgzanne 工业自动化与控制
正激变换器中变压器的设计
49285 胡宗波,张波 (华南理工大学电力学院雅达电源实验室,广东广州510640) 摘 要:详细介绍了高频开关电源中正激变换器变压器的设计方法。按照设计方法,设计出一台高频开关电源变压 ......
czf0408 电源技术
signed和unsigned程序包中同名函数的调用问题
signed和unsigned程序包中都有conv_integer函数,当用USE语句同时引用两个程序包时,怎么调用conv_integer函数呢?按照平常方式quartus编译不了。 不过我经常如下配置,调用conv_integer函数没 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1008  1584  2270  2436  2341  21  32  46  50  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved