电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FA1015M00DGR

产品描述LVDS Output Clock Oscillator, 1015MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531FA1015M00DGR概述

LVDS Output Clock Oscillator, 1015MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FA1015M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1015 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
evc4.0如何与pda连接debug调试。
我想在debug模式下与pda连接单步调试,是不是我要在工程里设置什么东西?...
lylhust 嵌入式系统
TI 高精度实验室热门视频一应俱全,欢迎观看!
TI Precision Labs 是电子行业首个面向模拟工程师的综合性网上课堂。提供的按需课程注重理论与实际练习相结合,让有经验的工程师加深专业技术知识,还能让处于职业生涯早期的工程师尽快成长。本 ......
EEWORLD社区 模拟与混合信号
EEWORLD大学堂----ON Semi 物联网开发套件 (IDK) 概述
ON Semi 物联网开发套件 (IDK) 概述:https://training.eeworld.com.cn/course/4277...
hi5 聊聊、笑笑、闹闹
关于协议驱动安装的问题
我最近写了一个简单的NDIS 协议驱动 然后在网邻居 里安装协议 完成之后, 书上说 :直接在应用程序里调用 OpenService()函数就可以使用自己安装的协议,但运行之后GetLastError()=1060 ......
neil.wang 嵌入式系统
!!!用125K线圈耦合到的能量给24L01用----无源2.4G探讨!!!
用125K线圈耦合到的能量给24L01用即无源2.4G数据传输, 1. 125K线圈耦合到的能量挺大的,距离也有10mm以上,不知能不能在24L01的VCC端多加电容储能,待能量充足就发起通信。 2. 125K能量发射 ......
helloxieyu 能源基础设施
不知道电池内阻的情况下,怎么知道反馈电阻的功耗
这个图是12.6V/充电电路,电流是1.5A,如果不知道VBAT那里接的电池内阻是多少,那RS这个66.7mR电阻的功率选多大,功耗是多少,怎么算的 620809 ...
sky999 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2739  2003  101  535  1334  10  12  48  51  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved