电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA671M000DGR

产品描述LVDS Output Clock Oscillator, 671MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531SA671M000DGR概述

LVDS Output Clock Oscillator, 671MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA671M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率671 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于优先编码器的设计问题
660848 660849 660850 书上在优先编码器这块更多的是从电路图分析到逻辑式再写出真值表,但往往在设计的时候先从逻辑出发写出真值表再写出逻辑式再化简。 疑问:我做为一个初学者实 ......
zzjzzjzzj 模拟电子
e络盟限时福利|《e选》-------晒单
疫情这么严重,快递一点也不慢,的确很给力,买了几块stm32F0的板子, 660862一直居家,没事了,可以玩玩板子 ...
huihuihaha 综合技术交流
【MPS商城钜惠体验季】开箱~~
看上这两个产品,刚好赶上MPS活动,速度下单。 660866 到货速度很快,箱子出乎意料地大,对产品保护的很好。后续使用试试。 660865 ...
练祥华 电源技术
终于发现国外论坛的内容也和我的一样,越来越水了。
近期一直在关注一些国外的论坛,之前讨论的氛围非常不错,近2年发现内容越来越水了,尤其是回复的内容让人看的哭笑不得,下面我翻译一个供大家欣赏。 有一个网友提问”嗨,伙计们,我在 ......
littleshrimp 聊聊、笑笑、闹闹
关于mos作开关的缺陷
例如nmos 在gs为0时,d向s流的电流可以阻断,但由于寄生二极管的存在,导致电流由s向d极流。简而言之,mos作开关时,只能可靠截止一边,无法像一般开关正向反向都可以可靠截止。所以是否有一种 ......
llnn 模拟电子
【瑞萨 CPK-RA2L1 开发板】测评3-ADC采集波形显示
用KEIL开发瑞萨有时候遇到莫名其妙问题,跑飞;换成e2 studio就可以,这次用e2 studio开发 原理图上ADC输入好几个,排针没焊接 660934 ADC属性配置,单次扫描, 单次描模式: 在单 ......
222zhumingming 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2175  2006  1128  1205  2753  44  41  23  25  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved