电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA782M000BGR

产品描述LVPECL Output Clock Oscillator, 782MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

531AA782M000BGR概述

LVPECL Output Clock Oscillator, 782MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA782M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率782 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
请问用stm32产生6相pwm波形有问题
请问用stm32产生6相pwm波形,产生svpwm的调制波形,pwm方式设为边沿对齐模式, 如图示: 设 tim1_RCR=1, 则每一个向下计数溢出计算占空比。但图最下面一行所描述的更新事件 更新事件: ......
guangtonggg stm32/stm8
简易自动电阻测试仪
1系统方案 本系统主要由模拟采集模块、运算控制模块、按键显示模块、电源模块组成,下面分别论证这几个模块的选择。 1.1模拟采集模块的论证与选择 方案一:恒流源电阻串联分压测电阻法 ......
newrudeman 电子竞赛
参与HELPER2416开发板助学计划-----(2)裸机开发--启动方式分析
本帖最后由 cf0609 于 2014-7-31 02:11 编辑 S3c2416启动方式从手册可以了解到s3c2416支持多种起动方式,可以通过外部引脚OM来选择从那个存储设备上来启动系统,引脚配置见(图1)。Helper2416 ......
cf0609 嵌入式系统
感谢有你+EEWORLD陪我走过
感谢eeworld一路相伴,从前无论风雨有你相伴,今后阳光彩虹与你分享。感谢eeworld。 ...
wago2008 聊聊、笑笑、闹闹
28035 pwm输出的控制写法
214275 附件是我想要写成程式的控制,但dsp的pwm输出是没办法再拿回来做编写的,但我的控制却需要这么做。想请问这该怎么办??是不是有什么指令可以使用或者编写方式? ...
shany 微控制器 MCU
怎样将方波转为正弦波
请教各位专家,怎样将方波转为正弦波?感谢...
风雨无阻 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2073  2324  1915  1763  1602  52  27  48  10  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved