电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3PE1500-FGG676YC

产品描述FPGA
产品类别可编程逻辑器件    可编程逻辑   
文件大小8MB,共162页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A3PE1500-FGG676YC概述

FPGA

A3PE1500-FGG676YC规格参数

参数名称属性值
厂商名称Microsemi
包装说明BGA, BGA676,26X26,40
Reach Compliance Codeunknown
最大时钟频率350 MHz
JESD-30 代码S-PBGA-B676
JESD-609代码e1
湿度敏感等级3
输入次数444
逻辑单元数量38400
输出次数444
端子数量676
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA676,26X26,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)250
电源1.5/3.3 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
Revision 10
ProASIC3E Flash Family FPGAs
with Optional Soft ARM Support
Features and Benefits
High Capacity
• 600 k to 3 Million System Gates
• 108 to 504 kbits of True Dual-Port SRAM
• Up to 620 User I/Os
Pro (Professional) I/O
700 Mbps DDR, LVDS-Capable I/Os
1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
Bank-Selectable I/O Voltages—up to 8 Banks per Chip
Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X, and LVCMOS
2.5 V / 5.0 V Input
Differential I/O Standards: LVPECL, LVDS, B-LVDS, and
M-LVDS
Voltage-Referenced I/O Standards: GTL+ 2.5 V / 3.3 V, GTL
2.5 V / 3.3 V, HSTL Class I and II, SSTL2 Class I and II, SSTL3
Class I and II
I/O Registers on Input, Output, and Enable Paths
Hot-Swappable and Cold Sparing I/Os
Programmable Output Slew Rate and Drive Strength
Programmable Input Delay
Schmitt Trigger Option on Single-Ended Inputs
Weak Pull-Up/-Down
IEEE 1149.1 (JTAG) Boundary Scan Test
Pin-Compatible Packages across the ProASIC
®
3E Family
Reprogrammable Flash Technology
• 130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Process
• Live at Power-Up (LAPU) Level 0 Support
• Single-Chip Solution
• Retains Programmed Design when Powered Off
On-Chip User Nonvolatile Memory
• 1 kbit of FlashROM with Synchronous Interfacing
High Performance
• 350 MHz System Performance
• 3.3 V, 66 MHz 64-Bit PCI
In-System Programming (ISP) and Security
• ISP Using On-Chip 128-Bit Advanced Encryption Standard
(AES) Decryption via JTAG (IEEE 1532–compliant)
• FlashLock
®
Designed to Secure FPGA Contents
Clock Conditioning Circuit (CCC) and PLL
• Six CCC Blocks, Each with an Integrated PLL
• Configurable Phase-Shift, Multiply/Divide, Delay Capabilities
and External Feedback
• Wide Input Frequency Range (1.5 MHz to 200 MHz)
Low Power
• Core Voltage for Low Power
• Support for 1.5-V-Only Systems
• Low-Impedance Flash Switches
SRAMs and FIFOs
• Variable-Aspect-Ratio 4,608-Bit RAM Blocks (×1, ×2, ×4, ×9,
and ×18 organizations available)
• True Dual-Port SRAM (except ×18)
• 24 SRAM and FIFO Configurations with Synchronous Operation
up to 350 MHz
• M1 ProASIC3E Devices—Cortex-M1 Soft Processor Available
with or without Debug
High-Performance Routing Hierarchy
Segmented, Hierarchical Routing and Clock Structure
Ultra-Fast Local and Long-Line Network
Enhanced High-Speed, Very-Long-Line Network
High-Performance, Low-Skew Global Network
Architecture Supports Ultra-High Utilization
ARM
®
Processor Support in ProASIC3E FPGAs
Table 1-1 • ProASIC3E Product Family
ProASIC3E Devices
Cortex-M1 Devices
1
System Gates
VersaTiles (D-flip-flops)
RAM Kbits (1,024 bits)
4,608-Bit Blocks
FlashROM Kbits
Secure (AES) ISP
CCCs with Integrated
VersaNet
Globals
3
I/O Banks
Maximum User I/Os
Package Pins
PQFP
FBGA
PLLs
2
600,000
13,824
108
24
1
Yes
6
18
8
270
PQ208
FG256, FG484
A3PE600
A3PE1500
M1A3PE1500
1,500,000
38,400
270
60
1
Yes
6
18
8
444
PQ208
FG484, FG676
A3PE3000
M1A3PE3000
3,000,000
75,264
504
112
1
Yes
6
18
8
620
PQ208
FG324
,
FG484, FG896
Notes:
1. Refer to the
Cortex-M1
product brief for more information.
2. The PQ208 package supports six CCCs and two PLLs.
3. Six chip (main) and three quadrant global networks are available.
4. For devices supporting lower densities, refer to the
ProASIC3 Flash Family FPGAs
datasheet.
March 2012
© 2012 Microsemi Corporation
I
全球首例机器人自杀(竟然用这样的标题)
http://world.people.com.cn/n/2013/1115/c157278-23554455.html 标题:全球首例机器人自杀 受够了家庭琐事后自焚(图) 134048机器人自焚  奥地利基希多夫的消防员赶到Gernot Hackl家时, ......
wangfuchong 机器人开发
软件版本自描述
本帖最后由 lzwml 于 2016-6-10 17:58 编辑 #软件版本自描述 通常在windows下某程序的运行版本能在菜单栏的“About xxx”能看到具体描述,Linux下查阅程序版本方式也有一套俗成的方法, ......
lzwml 嵌入式系统
git 使用方法学习
以前也只是用svn,现在转到Android,怎么能不用高大上的git 呢?来吧,一起来玩转git 吧。 1、git 安装 sudo apt-get install git就可以直接完成Git的安装,非常简单 安装完成后,还需 ......
Wince.Android 嵌入式系统
为什么调用不了modelsim?
我装了quartus web10.1版,modelsim 6.5。。但是在调用modelsim6.5的时候不启动啊,win7系统,环境变量,路径什么的都设置了,同样的设置XP下就启动了。。。在点了eda rtl simulation 后下边也 ......
wangpiaoke FPGA/CPLD
使用高效MicroSiP电源模块助力超声波智能探头小型化设计
近年来,随着居民健康意识的提高,超声检测的需求越来越多。在传统的超声检测场景下,待检者须在医院超声机台边排队等候。如果出现了待检者难以抵达医院或者超声机台资源紧张的情况,如何完成对 ......
alan000345 模拟与混合信号
智能无线充电管理系统
本帖最后由 JaneConan 于 2018-9-23 22:38 编辑 首先非常感谢电子工程世界和兆易创新组织的活动,智能无线充电管理系统是借学校大创活动的东风,与实验室小伙伴儿们一起学习和研究更多控制系 ......
JaneConan GD32 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1911  2087  2875  276  290  49  35  48  22  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved